← 返回列表

闪存控制器和设置在闪存控制器中的编码器

申请号: CN202011074485.0
申请人: 慧荣科技股份有限公司
申请日期: 2018年5月14日

摘要文本

本发明公开了编码方法:将多个数据区块进行处理以产生多个局部校验码区块,其中所述多个局部校验码区块包括第一部分及第二部分;使用第一计算电路以根据所述第二部分以产生第一计算结果;根据所述第一计算结果来调整所述多个局部校验码区块的所述第一部分;对所述调整后第一部分进行循环卷积操作,以产生第一部分的校验码区块;以及使用第二计算电路以至少根据所述第一部分的校验码区块来产生第二部分的校验码区块;其中所述第一部分的校验码区块及所述第二部分的校验码区块是作为对所述多个数据区块进行编码后所产生的多个校验码区块。本发明通过将局部校验码区块分为两个部分操作,可降低编码器中的循环卷积计算所需要的硬件。

专利详细信息

项目 内容
专利名称 闪存控制器和设置在闪存控制器中的编码器
专利类型 发明授权
申请号 CN202011074485.0
申请日 2018年5月14日
公告号 CN112435702B
公开日 2024年1月19日
IPC主分类号 G11C16/10
权利人 慧荣科技股份有限公司
发明人 郭轩豪
地址 中国台湾新竹县

专利主权项内容

1.一种设置在一闪存控制器中的编码器,其特征在于,包括有:一第一桶式移位器模块,用于将多个数据区块进行处理以产生多个局部校验码区块,其中所述多个局部校验码区块包括了一第一部分及一第二部分;一第一计算电路,耦接于所述第一桶式移位器模块,用于根据所述第二部分以产生一第一计算结果;一调整电路,用于根据所述第一计算结果来调整所述多个局部校验码区块的所述第一部分,以产生一调整后第一部分;一第一循环卷积计算电路,耦接于所述调整电路,用于对所述调整后第一部分进行循环卷积操作,以产生一第一部分的校验码区块;以及一第二计算电路,耦接于所述第一循环卷积计算电路,用于至少根据所述第一部分的校验码区块以产生一第二部分的校验码区块;其中所述第一部分的校验码区块及所述第二部分的校验码区块是作为所述编码器针对所述多个数据区块所产生的多个校验码区块。 (更多数据,详见马克数据网)