一种多成员飞机航电系统
摘要文本
本发明公开了一种多成员飞机航电系统,其包括:方式控制面板MCP、主飞行显示器PFD、多功能显示器MFD、自动驾驶/飞行指引仪AP/FD、飞行管理系统FMS、调谐控制面板TCP、音频控制面板ACP、数据接口单元DIU、大气数据系统ADS、惯性导航/全球定位组合导航系统INS/GPS、甚高频电台VHF、ILS/VOR、以及多任务音频管理单元AMU。通过第一数据接口单元和第二数据接口单元来进行机载设备数据的双余度传输和处理,并通过统一的飞行管理系统实现高可靠度地飞行管理,克服了传统多成员飞机飞行管理系统体积和重量较大且成本较高的问题,能够应用于各种传统多成员飞机的综合航电系统升级改造。
申请人信息
- 申请人:成都赫尔墨斯科技股份有限公司
- 申请人地址:610000 四川省成都市中国(四川)自由贸易试验区成都市天府新区湖畔路西段99号楼5栋5层
- 发明人: 成都赫尔墨斯科技股份有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 一种多成员飞机航电系统 |
| 专利类型 | 发明授权 |
| 申请号 | CN201810570120.3 |
| 申请日 | 2018年6月5日 |
| 公告号 | CN108445822B |
| 公开日 | 2024年4月2日 |
| IPC主分类号 | G05B19/042 |
| 权利人 | 成都赫尔墨斯科技股份有限公司 |
| 发明人 | 汪坤; 罗涛; 尹彦清; 于宝强; 杨宏伟; 李明; 张松 |
| 地址 | 四川省成都市中国(四川)自由贸易试验区成都市天府新区湖畔路西段99号楼5栋5层 |
专利主权项内容
1.一种多成员飞机航电系统,其特征在于,包括:方式控制面板MCP、主飞行显示器PFD、多功能显示器MFD、自动驾驶/飞行指引仪AP/FD、飞行管理系统FMS、调谐控制面板TCP、音频控制面板ACP、数据接口单元DIU、大气数据系统ADS、惯性导航/全球定位组合导航系统INS/GPS、甚高频电台VHF、仪表着陆系统/甚高频全向信标多模接收机ILS/VOR、以及多任务音频管理单元AMU;其中,所述MCP,用于设置飞机的飞行控制模式、航道、航向、飞行高度、升降速率和飞行速度,其具有多种人机交互接口以接收飞行员输入的设置指令,并通过多个通信接口分别连接至第一PFD、第一MFD、第二PFD、第二MFD、以及AP/FD;第一PFD和第二PFD各自用于显示姿态指示界面、飞行速度和高度指示界面、垂直速度指示界面、以及航向指示界面,并从人机交互界面接收设置指令,根据接收的设置指令改变界面中显示的相应内容;第一MFD和第二MFD均设置为具有处理器和显示器的一体结构,各自用于进行飞行信息集成显示,发动机监控,飞行参数设置,以及气压和环境控制;AP/FD,用于根据指令自动控制飞机轨迹,调整飞机姿态;FMS具有全液晶显示和红外触控面板及处理器,用于输入和/或显示飞机计划、速度控制和导航控制数据,并与AP/FD连接以发送自动驾驶控制指令,与每个数据接口单元DIU连接以接收机载设备数据并发送控制指令,还与每个调谐控制面板TCP连接以发送调谐指令并接收调谐数据;第一DIU和第二DIU分别用于进行数据采集、数据处理和数据分发,其中数据采集包括通过通信接口获取各机载设备发送的数据及其状态数据,数据处理包括将采集的数据根据目标设备的设定进行解包和组包;所述第一DIU和第二DIU均与应答机/广播式自动相关监视系统XPDR/ADS-B、气象雷达WXR、测距机DME、无线电高度表RA、以及自动定向机ADF连接并接收数据和发送控制指令;并且第一DIU和第二DIU设置有互为备份的直连通信接口,以在其中一个数据接口单元出现故障时通过另一个数据接口单元进行机载设备数据的传输和处理;第一TCP和第一ACP均通过备用通信接口与第一VHF和第一ILS/VOR直接连接,第二TCP和第二ACP均通过备用通信接口与第二VHF和第二ILS/VOR直接连接,以在数据接口单元提供的通道不可用时进行应急通信的调谐和音频控制;AMU与第一DIU和第二DIU连接,并分别连接至第一ACP和第二ACP;AMU在工作时均先通过第一DIU或第二DIU接收来自音频控制面板的音频控制指令,并进行音频数据处理;并且在数据接口单元出现故障时直接接收来自音频控制面板的音频控制指令并进行音频数据处理;所述数据接口单元中的每一个,均包括通过SRIO接口连接的FPGA与CPU;其中,FPGA具有:多个串行输入接口,用于接收多个机载设备数据通道发送的数据;多个与串行输入接口连接的接收缓存模块,用于对来自各通道的数据进行临时缓存;与每个接收缓存模块连接的第一组包模块,用于将缓存的数据按照预设的编码方式进行组包以获取第一心跳数据包,并根据预定的心跳周期将第一心跳数据包通过FPGA与CPU之间的SRIO接口发送给CPU;CPU具有:解包模块,用于按照预设的编码方式从来自FPGA的第一心跳数据包读取各个通道的数据;数据处理模块,用于对各通道的数据进行处理,生成针对各机载设备的控制数据;第二组包模块,用于将控制数据按照预设的编码方式进行组包,以获取第二心跳数据包,并根据预定的第二心跳周期发送给FPGA;FPGA进一步包括:与每个发送缓存模块连接的译码模块,用于读取第二心跳数据包中针对各个机载设备的控制数据,并发送给相应的发送缓存模块;多个发送缓存模块,分别连接至多个串行输出接口以及至少一个以太网接口,并根据与接口对应的通信协议以预定的速率向各机载设备发送控制数据;其中,所述第一DIU与第一TCP、第一ACP、第一ADS、第一INS/GPS、第一VHF、以及第一ILS/VOR连接以接收数据并将数据发送给第一PFD、第一MFD和FMS,第二DIU与第二TCP、第二ACP、第二ADS、第二INS/GPS、第二VHF、以及第二ILS/VOR连接以接收数据并将数据发送给第二PFD、第二MFD和FMS。 微信公众号马克数据网