← 返回列表

一种多次内插混频环的频率合成电路及其实现方法

申请号: CN201810917175.7
申请人: 成都能通科技股份有限公司
申请日期: 2018年8月13日

摘要文本

本发明公开了一种多次内插混频环的频率合成电路及其实现方法,包括主环路单元、第一级混频电路单元、时钟参考单元、第二级混频电路单元,所述主环路单元、第一级混频电路单元、第二级混频电路单元分别与时钟参考单元的输出端连接,所述第一级混频电路单元、第二级混频电路单元分别与主环路单元的输入端连接。本发明采用多次内插混频环技术,包括谐波混频、IQ混频、双平衡混频技术,实现了频率合成技术上的超宽带、超低相位噪声、细步进,同时在高低温环境条件下,工作可靠且稳定。 微信公众号马克 数据网

专利详细信息

项目 内容
专利名称 一种多次内插混频环的频率合成电路及其实现方法
专利类型 发明授权
申请号 CN201810917175.7
申请日 2018年8月13日
公告号 CN108712171B
公开日 2024年2月2日
IPC主分类号 H03L7/23
权利人 成都能通科技股份有限公司
发明人 梁境锋
地址 四川省成都市武侯区武侯电商产业功能区管委会武科东三路6号

专利主权项内容

1.一种多次内插混频环的频率合成电路,其特征在于:包括主环路单元、第一级混频电路单元、时钟参考单元、第二级混频电路单元,所述主环路单元、第一级混频电路单元、第二级混频电路单元分别与时钟参考单元的输出端连接,所述第一级混频电路单元、第二级混频电路单元分别与主环路单元的输入端连接;所述主环路单元包括依次连接的鉴相器(1)、环路滤波器(2)、VCO(3)、耦合器(4)、开关滤波器组A(5)、放大器A(6)、混频器A(7)、低通滤波器A(8)、放大器B(9)、混频器B(10)、低通滤波器B(11)、放大器C(12),所述放大器C(12)的输出端与鉴相器(1)的输入端相连;所述时钟参考单元包括依次连接的晶振(13)、功分器A(14)、谐波发生器(15)、功分器B(16);所述晶振(13)为恒温晶振;所述第一级混频电路单元包括集成PLL1(17)、带通滤波器A(18)、混频器C(19)、开关滤波器组B(20),所述带通滤波器A(18)、混频器C(19)、开关滤波器组B(20)以及混频器A(7)依次连接,所述集成PLL1(17)的输出端与混频器C(19)的输入端连接;所述第二级混频电路单元包括依次连接的带通滤波器B(21)、DDS(22)、集成PLL2(23),所述集成PLL2(23)的输出端与混频器B(10)的输入端连接;所述功分器A(14)的输出端分别与鉴相器(1)的输入端和集成PLL1(17)的输入端连接;所述功分器B(16)的输出端分别与带通滤波器B(21)的输入端和带通滤波器A(18)的输入端连接。