← 返回列表

一种阵列基板及显示装置

申请号: CN201710912413.0
申请人: 京东方科技集团股份有限公司
申请日期: 2017年9月29日

摘要文本

本发明公开了一种阵列基板及显示装置,属于显示器相关技术领域,所述阵列基板包括呈阵列排布的多个像素单元,所述像素单元包括像素电极,不同所述像素单元的像素电极间隔设置;在相邻两个像素电极的上方或下方设置导电层,用于在施加预设电位时与相邻两个像素电极分别形成第一等效电容和第二等效电容。通过引入导电层,使得导电层与像素电极之间形成等效电容,这样可以降低整体等效电容,进而降低电容耦合作用,降低信号串扰。同时为了使得并联构建的等效电容能够起到降低耦合的作用,需要给导电层施加一个稳定的电位。这样可以通过调节等效电容的大小,使电容耦合作用降到最低,即尽可能的降低信号的串扰,最终提高相应显示设备的显示效果。

专利详细信息

项目 内容
专利名称 一种阵列基板及显示装置
专利类型 发明授权
申请号 CN201710912413.0
申请日 2017年9月29日
公告号 CN107611146B
公开日 2024年1月23日
IPC主分类号 H01L27/12
权利人 京东方科技集团股份有限公司
发明人 羊振中; 周婷婷
地址 北京市朝阳区酒仙桥路10号

专利主权项内容

1.一种阵列基板,包括呈阵列排布的多个像素单元以及封装层,所述像素单元包括像素电极,不同所述像素单元的像素电极间隔设置,其特征在于,在相邻两个像素电极的上方或下方设置导电层,用于在施加预设电位时与相邻两个像素电极分别形成第一等效电容和第二等效电容;其中,所述第一等效电容、所述第二等效电容以及相邻像素电极之间的第三等效电容均设置为相等;所述第一等效电容的计算表达式为:C=ε*W*L/T;其中,C为第一等效电容,ε为电导率,W为导电层与像素电极重叠部分的宽度;L为导电层与像素电极重叠部分的长度;T为第一等效电容的厚度;AAAA所述第二等效电容的计算表达式为:C=ε*W*L/T;其中,C为第二等效电容,T为第二等效电容的厚度;BBBB所述第三等效电容的计算表达式为:C=ε*T*L/D;其中,C为第三等效电容,T为像素电极的厚度,D为相邻像素电极之间的距离;AnodeOAnodeO令第一等效电容、第二等效电容以及第三等效电容相等,推导得到导电层等效电容设计表达式为:W=T*T/D或者W=T*T/D。AOBO