一种自适应的触发器加固电路
摘要文本
本发明提供一种自适应的触发器加固电路,包括反相器链,包括多级级联的反相器;锁存器,连接于每级反相器输出端,用于锁存反相器的输出逻辑状态;控制模块,用于控制某个时刻所有锁存器,使每个锁存器保持相对应的反相器输出逻辑状态;计算模块,用于计算逻辑发生变化的反相器个数,并以反相器的传输延时为单位,标定出SET脉冲的宽度;延时滤波模块,用于依据计算模块标定的SET脉冲的宽度,自动设置精确的滤波延时,滤除触发器模块的单粒子瞬态脉冲。本发明可以精确测得不同能量粒子轰击下的单粒子瞬态脉冲宽度,以保证滤波电路延时精确设定,可精确滤除单粒子脉冲,使芯片的加固DFF在获得预计的抗单粒子效果外,面积更优,速度折中代价最小。
申请人信息
- 申请人:中国科学院上海微系统与信息技术研究所
- 申请人地址:200050 上海市长宁区长宁路865号
- 发明人: 中国科学院上海微系统与信息技术研究所
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 一种自适应的触发器加固电路 |
| 专利类型 | 发明授权 |
| 申请号 | CN201610051742.6 |
| 申请日 | 2016年1月26日 |
| 公告号 | CN106998198B |
| 公开日 | 2024年2月27日 |
| IPC主分类号 | H03K3/017 |
| 权利人 | 中国科学院上海微系统与信息技术研究所 |
| 发明人 | 郑云龙; 桑泽华; 林敏; 杨根庆; 邹世昌 |
| 地址 | 上海市长宁区长宁路865号 |
专利主权项内容
1.一种自适应的触发器加固电路,其特征在于,包括:反相器链,包括多级级联的反相器;锁存器,连接于每级反相器的输出端,用于锁存反相器的输出逻辑状态;控制模块,连接于各锁存器,用于控制某个时刻所有的锁存器,使每个锁存器保持相对应的反相器的输出逻辑状态;计算模块,连接于各异锁存器,用于计算逻辑发生变化的反相器个数,并以反相器的传输延时为单位,标定出SET脉冲的宽度;延时滤波模块,连接于所述计算模块,用于依据计算模块标定的SET脉冲的宽度,自动设置精确的滤波延时,滤除触发器模块的单粒子瞬态脉冲;所述反相器链上的反相器的MOS管漏端受到粒子轰击时,电离出大量的电子空穴对,在PN结电场的作用下,收集的电荷产生电流脉冲,导致反相器节点电压发生翻转,产生SET瞬态电压脉冲,并沿着所述反相器链向下传播;节点电压发生翻转的反相器的数量与所述SET瞬态电压脉冲的宽度成正比;比较锁存器锁存的输出逻辑状态及反相器链与各反相器的初始值,若不相同,则判定该反相器的逻辑发生变化。