← 返回列表
两量子比特逻辑门的处理方法及装置
摘要文本
本发明提供了一种两量子比特逻辑门的处理方法及装置,其中,该方法包括:根据待处理两量子比特逻辑门包含的特征操作矩阵和两个特征操作比特构建成由第一逻辑门和单量子比特逻辑门组成的线路;其中,所述第一逻辑门为CNOT门;将所述线路中的所述第一逻辑门替换成量子芯片指令集中所支持的等价的逻辑门。通过本发明,解决了相关技术中只有分解单量子比特门的方案的问题,填补了相关技术的空白。
申请人信息
- 申请人:本源量子计算科技(合肥)股份有限公司
- 申请人地址:230088 安徽省合肥市合肥市高新区创新大道2800号创新产业园二期E2楼六层
- 发明人: 本源量子计算科技(合肥)股份有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 两量子比特逻辑门的处理方法及装置 |
| 专利类型 | 发明授权 |
| 申请号 | CN202110296493.8 |
| 申请日 | 2018/9/17 |
| 公告号 | CN113033811B |
| 公开日 | 2024/2/9 |
| IPC主分类号 | G06N10/40 |
| 权利人 | 本源量子计算科技(合肥)股份有限公司 |
| 发明人 | 窦猛汉; 张嵩昊 |
| 地址 | 安徽省合肥市高新区创新大道2800号创新产业园二期E2楼六层 |
专利主权项内容
1.一种两量子比特逻辑门的处理方法,其特征在于,包括:针对待处理两量子比特逻辑门包含的特征操作矩阵和两个特征操作比特,在根据量子芯片指令集所包含的拓扑结构信息判断两个所述特征操作比特没有边的连接情况下,则基于所述量子芯片指令集的拓扑结构信息获取两个所述特征操作比特之间的最短路径;利用第二逻辑门对所述最短路径上的量子比特交换使得两个所述特征操作比特之间有边的连接;将所述特征操作矩阵通过第一算法分解,同时将转化后的量子线路中的所述第二逻辑门用3个CNOT门表示,得到由第一逻辑门和单量子比特逻辑门组成的线路,其中,所述第一逻辑门为CNOT门,所述第二逻辑门为SWAP门,所述第一算法为CNOT构建任意量子门操作算法;将所述线路中的所述第一逻辑门替换成所述量子芯片指令集中所支持的等价的逻辑门。