拮抗像素电路、拮抗像素电路的驱动方法以及探测器
摘要文本
本申请涉及一种拮抗像素电路、拮抗像素电路的驱动方法以及探测器,其中,该拮抗像素电路包括:阵列分布的多个拮抗单元;拮抗单元以及信号耦合单元,每一子像素中包括;信号生成单元用于接收外部刺激信号,根据外部刺激信号生成探测信号,并将探测信号传输至信号放大单元;耦合单元用于将同一拮抗单元中的两个信号放大单元接收的探测信号进行耦合,产生耦合后的探测信号,并将耦合后的探测信号分别反馈至对应的两个信号放大单元;信号放大单元用于将耦合后的探测信号放大,再分别传输至对应信号输出单元的第二端。解决了拮抗像素电路的探测结果容易导致显示效果较差的问题,提高了拮抗像素电路的探测性能,进而增加了显示效果。 来源:马 克 数 据 网
申请人信息
- 申请人:之江实验室
- 申请人地址:311121 浙江省杭州市余杭区中泰街道科创大道之江实验室
- 发明人: 之江实验室
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 拮抗像素电路、拮抗像素电路的驱动方法以及探测器 |
| 专利类型 | 发明申请 |
| 申请号 | CN202311321005.X |
| 申请日 | 2023/10/12 |
| 公告号 | CN117354640A |
| 公开日 | 2024/1/5 |
| IPC主分类号 | H04N25/707 |
| 权利人 | 之江实验室 |
| 发明人 | 张留旗; 杨青; 孟雷欣; 邹敏 |
| 地址 | 浙江省杭州市余杭区中泰街道科创大道之江实验室 |
专利主权项内容
1.一种拮抗像素电路,其特征在于,所述拮抗像素电路包括:阵列分布的多个拮抗单元;所述拮抗单元包括两个子像素以及信号耦合单元,每一所述子像素中包括开关单元、信号生成单元、信号放大单元以及信号输出单元;同一行拮抗单元中所有开关单元的第一端与驱动单元连接,同一行拮抗单元中所有开关单元的第二端分别与对应所述信号生成单元的第一端、对应信号放大单元的第一端以及对应信号输出单元的第一端连接;用于接收所述驱动单元的驱动信号,并将所述驱动信号传输至信号生成单元、信号放大单元以及信号输出单元,以使信号生成单元、信号放大单元以及信号输出单元根据所述驱动信号运行;信号生成单元的第二端与对应信号放大单元的第二端连接,信号生成单元的第三端接地;信号生成单元用于接收外部刺激信号,根据外部刺激信号生成探测信号,并将探测信号传输至信号放大单元;信号放大单元的第三端与对应信号输出单元的第二端连接,同一拮抗单元中的两个信号放大单元的第四端同时与对应信号耦合单元的第一端连接,所述信号耦合单元的第二端接地;信号耦合单元用于将同一拮抗单元中的两个信号放大单元接收的探测信号进行耦合,产生耦合后的探测信号,并将耦合后的探测信号分别反馈至对应的两个信号放大单元;信号放大单元用于将耦合后的探测信号放大,再分别传输至对应信号输出单元的第二端;同一行拮抗单元中的所有信号输出单元的第三端与信号接收端连接。 (macrodatas.cn) (来 自 马 克 数 据 网)