全方位拮抗像素电路、驱动方法以及探测器
摘要文本
本申请涉及一种全方位拮抗像素电路、驱动方法以及探测器,其中,该全方位像素电路包括:每一拮抗单元包括四个子像素,四个子像素分两层呈矩形排布,每一层包括两个子像素;同一拮抗单元中,第一对角上的两个信号放大单元的第四端同时与第一信号耦合单元的第一端连接,第一信号耦合单元的第二端接地,第二对角上的两个信号放大单元的第四端同时与第二信号耦合单元的第一端连接,第二信号耦合单元的第二端接地;信号放大单元用于将耦合后的探测信号放大,再分别传输至对应信号输出单元的第二端。通过本申请的全方位像素电路解决了像素电路的探测结果容易导致显示效果较差的问题,实现了探测器的全方位拮抗效果。 微信公众号马克 数据网
申请人信息
- 申请人:之江实验室
- 申请人地址:311121 浙江省杭州市余杭区中泰街道科创大道之江实验室
- 发明人: 之江实验室
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 全方位拮抗像素电路、驱动方法以及探测器 |
| 专利类型 | 发明申请 |
| 申请号 | CN202311321002.6 |
| 申请日 | 2023/10/12 |
| 公告号 | CN117354639A |
| 公开日 | 2024/1/5 |
| IPC主分类号 | H04N25/707 |
| 权利人 | 之江实验室 |
| 发明人 | 张留旗; 杨青; 孟雷欣; 邹敏 |
| 地址 | 浙江省杭州市余杭区中泰街道科创大道之江实验室 |
专利主权项内容
1.一种全方位拮抗像素电路,其特征在于,所述全方位拮抗像素电路包括:阵列分布的多个拮抗单元;每一所述拮抗单元包括四个子像素、第一信号耦合单元以及第二信号耦合单元,所述四个子像素分两层呈矩形排布,每一层包括两个子像素,每一所述子像素中包括信号生成单元、信号放大单元以及信号输出单元;同一行拮抗单元中所有信号生成单元的第一端、信号放大单元的第一端以及信号输出单元的第一端都与驱动单元连接,所述驱动单元用于提供驱动信号,以使所有信号生成单元、信号放大单元以及信号输出单元基于所述驱动信号运行;所有信号生成单元的第二端与对应信号放大单元的第二端连接,所有信号生成单元的第三端接地,所述信号生成单元用于接收外部刺激信号,根据外部刺激信号生成探测信号,并将探测信号传输至对应信号放大单元;信号放大单元的第三端与对应信号输出单元的第二端连接,同一拮抗单元中,第一对角上的两个信号放大单元的第四端同时与第一信号耦合单元的第一端连接,所述第一信号耦合单元的第二端接地,第二对角上的两个信号放大单元的第四端同时与第二信号耦合单元的第一端连接,所述第二信号耦合单元的第二端接地;第一信号耦合单元用于将第一对角中的两个信号放大单元接收的探测信号进行耦合,产生耦合后的探测信号,并将耦合后的探测信号分别反馈至对应的两个信号放大单元;第二信号耦合单元用于将第二对角中的两个信号放大单元接收的探测信号进行耦合,产生耦合后的探测信号,并将耦合后的探测信号分别反馈至对应的两个信号放大单元;信号放大单元用于将耦合后的探测信号放大,再分别传输至对应信号输出单元的第二端;同一行拮抗单元中的所有信号输出单元的第三端与信号接收端连接。