← 返回列表

指令处理方法、装置、计算机设备和存储介质

申请号: CN202410123133.1
申请人: 芯来智融半导体科技(上海)有限公司
申请日期: 2024/1/30

摘要文本

本申请实施例提供一种指令处理方法及装置、设备及存储介质,所述方法包括:主流水线的译码模块接收VPU指令,生成与VPU指令对应的空指令,将空指令依次发送至主流水线的执行模块、访存模块和写回模块,将VPU指令发送至VPU处理器;主流水线的写回模块接收空指令,向VPU处理器发送广播信号;VPU处理器接收VPU指令,将VPU指令分配至VPU流水线进行处理,并基于接收到的广播信号,将处理结果写回到对应的寄存器,使得VPU指令在主流水和VPU流水线均执行完成,与主流水线松耦合的VPU处理器,作为协处理器弱化与主处理器的耦合关系,同时弱化自身的流水线等级。。 (更多数据,详见)

专利详细信息

项目 内容
专利名称 指令处理方法、装置、计算机设备和存储介质
专利类型 发明申请
申请号 CN202410123133.1
申请日 2024/1/30
公告号 CN117667220A
公开日 2024/3/8
IPC主分类号 G06F9/38
权利人 芯来智融半导体科技(上海)有限公司
发明人 胡振波; 彭剑英; 蔡骏
地址 上海市浦东新区张江路505号展想中心807、808室

专利主权项内容

来自马-克-数-据 。1.一种指令处理方法,其特征在于,包括:主流水线的译码模块接收VPU指令,生成与VPU指令对应的空指令,将空指令依次发送至主流水线的执行模块、访存模块和写回模块,并将VPU指令发送至VPU处理器;主流水线的写回模块接收空指令,向VPU处理器发送广播信号,其中,所述广播信号包括与空指令对应的VPU指令在主流水线上已执行完成的信息;VPU处理器接收VPU指令,将VPU指令分配至VPU流水线进行处理,并基于接收到的广播信号,将处理结果写回到对应的寄存器,使得VPU指令在主流水和VPU流水线均执行完成。