← 返回列表
快速傅里叶变换的处理方法、集成电路及电子设备
摘要文本
本公开涉及一种快速傅里叶变换的处理方法、集成电路及电子设备,涉及数字处理技术领域,可以压缩硬件的工作时间来降低硬件面积和功耗。快速傅里叶变换的处理方法,包括:通过多级快速傅里叶变换蝶形运算,对存储器对应的所有物理地址中的所有数据进行运算,其中,每一级快速傅里叶变换蝶形运算包括:通过第一顺序从存储器对应的物理地址组中并行读出初始数据,物理地址组包括存储器的部分物理地址;对初始数据进行蝶形运算,得到目标数据,通过第二顺序将目标数据并行写入所述物理地址组。 来自
申请人信息
- 申请人:北京思凌科半导体技术有限公司
- 申请人地址:100101 北京市朝阳区北辰东路8号3号楼四层401室
- 发明人: 北京思凌科半导体技术有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 快速傅里叶变换的处理方法、集成电路及电子设备 |
| 专利类型 | 发明申请 |
| 申请号 | CN202410252073.3 |
| 申请日 | 2024/3/5 |
| 公告号 | CN117828247A |
| 公开日 | 2024/4/5 |
| IPC主分类号 | G06F17/14 |
| 权利人 | 北京思凌科半导体技术有限公司 |
| 发明人 | 段建峰; 彭吉生; 黄强; 许宇卫 |
| 地址 | 北京市朝阳区北辰东路8号3号楼四层401室 |
专利主权项内容
1.一种快速傅里叶变换的处理方法,其特征在于,所述方法包括:通过多级快速傅里叶变换蝶形运算,对存储器对应的所有物理地址中的所有数据进行运算,其中,每一级所述快速傅里叶变换蝶形运算包括:通过第一顺序从所述存储器对应的物理地址组中并行读出初始数据,所述物理地址组包括所述存储器的部分物理地址;对所述初始数据进行蝶形运算,得到目标数据,通过第二顺序将所述目标数据并行写入所述物理地址组,其中,每一级快速傅里叶变换蝶形运算时,所述物理地址组不同,所述第一顺序和所述第二顺序根据参与所述快速傅里叶变换蝶形运算的当前级的基数确定,所述第一顺序与所述第二顺序不同。 百度搜索马 克 数 据 网