← 返回列表

一种应用于高速模数转换器的开环残差放大器电路

申请号: CN202410132601.1
申请人: 成都铭科思微电子技术有限责任公司
申请日期: 2024/1/31

摘要文本

本发明公开了一种应用于高速模数转换器的开环残差放大器电路,包括负载尾电流电路、差分输入电路、复位电路、反相器,所述负载尾电流电路与复位电路皆连接电源VDD,负载尾电流电路与差分输入电路相连接,复位电路与差分输入电路相连接,反相器连接差分输入电路,在复位电路与差分输入电路相连接的节点上连接有负载,采用开环残差放大器,开环增益即为残差放大器的放大倍数,不需要设计很高的开环增益,降低了电路设计难度。

专利详细信息

项目 内容
专利名称 一种应用于高速模数转换器的开环残差放大器电路
专利类型 发明申请
申请号 CN202410132601.1
申请日 2024/1/31
公告号 CN117691956A
公开日 2024/3/12
IPC主分类号 H03F1/02
权利人 成都铭科思微电子技术有限责任公司
发明人 李智; 吴霜毅; 喻强; 黄琴
地址 四川省成都市成华区崔家店路75号2栋1单元25层2501-2505号

专利主权项内容

1.一种应用于高速模数转换器的开环残差放大器电路,其特征在于:包括负载尾电流电路、差分输入电路、复位电路、反相器,所述负载尾电流电路与复位电路皆连接电源VDD,负载尾电流电路与差分输入电路相连接,复位电路与差分输入电路相连接,反相器连接差分输入电路,在复位电路与差分输入电路相连接的节点上连接有负载。