← 返回列表

以太网交换芯片UVM及FPGA原型验证方法及上位机

申请号: CN202410185948.2
申请人: 井芯微电子技术(天津)有限公司
申请日期: 2024/2/20

摘要文本

本发明提供了一种以太网交换芯片UVM及FPGA原型验证方法及上位机,在UVM验证模式下,上位机生成配置文件和报文文件,UVM验证平台读取对应文件实现参数配置和报文发送。在FPGA原型验证模式下,可以通过串口和以太网口实现与FPGA原型验证平台的通信,串口用于配置信息下发,以太网口用于测试报文下发和RTL输出报文上传,上位机将接收到的报文与内部生成的参考报文进行比对。本方案可以为UVM验证与FPGA原型验证提供统一的用户接口,提高参数配置和测试报文配置操作的便利性;采用相同的配置文件和报文文件,能够实现两种验证方法的相互对照;基于验证报文的自动比对,能有效提高FPGA原型验证的效率。

专利详细信息

项目 内容
专利名称 以太网交换芯片UVM及FPGA原型验证方法及上位机
专利类型 发明申请
申请号 CN202410185948.2
申请日 2024/2/20
公告号 CN117749640A
公开日 2024/3/22
IPC主分类号 H04L41/14
权利人 井芯微电子技术(天津)有限公司
发明人 朱珂; 杨晓龙; 钟丹; 刘颜鹏; 李明秀; 李荣伟; 朱婧瑀; 顾艳伍; 何少恒; 刘长江
地址 天津市滨海新区经济技术开发区信环西路19号2号楼2203-1室

专利主权项内容

1.以太网交换芯片UVM及FPGA原型验证上位机,其特征在于,所述上位机包括:配置模块、报文生成模块、报文比对模块、以太网口模块、串口模块;串口模块与配置模块之间进行数据交互,报文生成模块分别与报文比对模块、以太网口模块之间数据交互,以太网口可将接收到的报文发送至报文比对模块;所述配置模块将配置信息发送至UVM验证平台;所述报文生成模块将报文文件发送至UVM验证平台;所述以太网口模块与FPGA原型验证平台之间进行报文的收发;所述串口模块将配置信息发送至FPGA原型验证平台;所述配置模块用于生成配置文件;所述报文生成模块用于生成与测试场景相对应的报文头及payload,并将测试报文存储至报文文件;所述报文比对模块用于实现对FPGA原型验证平台的测试结果的自动比对;所述以太网口模块用于上位机与FPGA原型验证平台之间的报文数据交互;所述串口模块用于上位机与FPGA原型验证平台之间的配置文件数据和路由结果数据的交互。 (来自 马克数据网)