← 返回列表

一种存储器及其性能优化方法

申请号: CN202410211027.9
申请人: 合肥康芯威存储技术有限公司
申请日期: 2024/2/27

摘要文本

本发明提供了一种存储器及其性能优化方法,包括:存储区域,用于存储数据;以及主控器,通信连接于主机,用以接收主机的第一随机写指令、第二随机写指令以及主机数据;其中,主控器用以响应于第一随机写指令,获取存储区域的全卡写速率,主控器用以根据预设条件,将存储区域分为多个子存储区域;主控器用以响应于第二随机写指令,获取多个子存储区域的平均写速率;主控器根据全卡写速率与平均写速率的比较结果,以开启存储器的后台性能自动化优化行为。通过本发明提供的一种存储器及其性能优化方法,能够在出厂阶段,确定是否需要开启后台性能自动化优化行为。 来源:马 克 数 据 网

专利详细信息

项目 内容
专利名称 一种存储器及其性能优化方法
专利类型 发明申请
申请号 CN202410211027.9
申请日 2024/2/27
公告号 CN117785071A
公开日 2024/3/29
IPC主分类号 G06F3/06
权利人 合肥康芯威存储技术有限公司
发明人 潘慧敏; 赵啟鹏
地址 安徽省合肥市经济技术开发区宿松路3963号智能装备科技园D3栋5层

专利主权项内容

1.一种存储器,其特征在于,包括:存储区域,用于存储数据;以及主控器,通信连接于主机,用以接收所述主机的第一随机写指令、第二随机写指令以及主机数据;其中,所述主控器用以响应于第一随机写指令,获取所述存储区域的全卡写速率,所述全卡写速率表示为当存储区域的存储容量被主机数据填满时,所述主机数据写入时的写速率;所述主控器用以根据预设条件,将所述存储区域分为多个子存储区域;所述主控器用以响应于第二随机写指令,获取多个子存储区域的平均写速率,所述平均写速率表示为向多个子存储区域写入预设容量大小的主机数据时,多个子存储区域的写速率的均值;所述主控器确定全卡写速率小于或等于平均写速率时,执行的动作为:开启存储器的后台性能自动化优化行为。。马-克-数据