← 返回列表

一种互补输入比较器电路、模块

申请号: CN202410159994.5
申请人: 安徽大学
申请日期: 2024/2/5

摘要文本

本发明涉及比较器设计技术领域,具体涉及一种互补输入比较器电路、模块。本发明公开了一种互补输入比较器电路,包括:开关部、输入部、电流源部、放大部、Buffer转换部一、Buffer转换部二。本发明电路的输入部采用了互补输入设计,增加了输入范围,能有效保证Sigma‑Delta ADC的输出信号不失真。本发明电路的电流源部给输入部进行电流分配,以保证输入部的正常工作。经过实验仿真,本发明的电路可以降低输入噪声、提高输出信号压摆率。本发明解决了现有交叉耦合比较器存在噪声偏大、压摆率偏低的问题。

专利详细信息

项目 内容
专利名称 一种互补输入比较器电路、模块
专利类型 发明申请
申请号 CN202410159994.5
申请日 2024/2/5
公告号 CN117713768A
公开日 2024/3/15
IPC主分类号 H03K5/24
权利人 安徽大学
发明人 卢文娟; 陈江山; 彭春雨; 赵强; 蔺智挺; 吴秀龙
地址 安徽省合肥市经济技术开发区九龙路111号安徽大学磬苑校区

专利主权项内容

1.一种互补输入比较器电路,其特征在于,包括:开关部,其用于控制互补输入比较器电路是否工作;输入部,其用于通过互补输入的方式输入基准电压VIN、待比较电压VIP;所述输入部包括:PMOS管PM1~PM2、NMOS管NM1~NM2;PM1的栅极连接VIP,NM1的栅极连接VIP,NM1的漏极连接PM1的漏极,PM2的栅极连接VIN,PM2的源极连接PM1的源极,NM2的栅极连接VIN,NM2的漏极连接PM2的漏极,NM2的源极连接NM1的源极;电流源部,其用于保证输入部正常工作;放大部,其用于通过交叉耦合的方式对VIN进行信号放大得到放大信号A、对VIP进行信号放大得到放大信号B;其中,A连接PM1的漏极,B连接PM2的漏极;Buffer转换部一,其用于对A进行信号转换得到输出信号VOUT1;以及Buffer转换部二,其用于对B进行信号转换得到输出信号VOUT2;其中,在互补输入比较器电路工作时,VIP、VIN经过互补输入比较器电路处理,并通过VOUT1、VOUT2输出比较的结果。