← 返回列表

两步式列级低噪声CIS的模数转换器及CIS芯片

申请号: CN202410165401.6
申请人: 安徽大学
申请日期: 2024/2/5

摘要文本

本发明属于集成电路领域,具体涉及一种两步式列级低噪声CIS的模数转换器及CIS芯片。该电路中包括:SAR‑ADC单元、SS‑ADC单元、自适应采样控制单元和数据处理单元。其中,SAR‑ADC单元用于粗量化出Vin的高N位。SS‑ADC单元采用相关多重采样技术细量化出Vin的低M位。自适应采样控制单元包括一个选通电路和一个锁存器。锁存器锁存粗量化结果的最高位,将其作为环境光检测结果,并控制选通电路选通斜坡发生器传输到电路中的斜坡信号数量,进而调整SS‑ADC单元的重复采样次数。本发明克服了现有DCMS‑ADC电路需要多个斜坡发生器以及与环境光检测相关的逻辑电路,进而导致电路的集成度降低、功耗增加的问题。 来源:百度搜索马克数据网

专利详细信息

项目 内容
专利名称 两步式列级低噪声CIS的模数转换器及CIS芯片
专利类型 发明申请
申请号 CN202410165401.6
申请日 2024/2/5
公告号 CN117713835A
公开日 2024/3/15
IPC主分类号 H03M1/46
权利人 安徽大学
发明人 赵强; 郭益新; 杜妍; 陈福刚; 李文浩; 俞书航; 彭春雨; 蔺智挺; 吴秀龙
地址 安徽省合肥市经济技术开发区九龙路111号安徽大学磬苑校区

专利主权项内容

1.一种两步式列级低噪声CIS的模数转换器,其特征在于:其用于将CIS像素单元的像素信号V量化为对应的多位数字信号D;其包括:inSAR-ADC单元,其用于量化出V的高N位;所述SAR-ADC单元由一个电容阵列、开关阵列、比较器CMP,以及一个2N位输出的SAR逻辑电路构成;inSS-ADC单元,其用于采用相关多重采样技术量化出V的低M位;所述SS-ADC单元由斜坡发生器、双向计数器以及与SAR-ADC单元共享的CMP构成;in自适应采样控制单元,其包括一个选通电路和一个锁存电路LATCH_MSB;所述锁存电路用于锁存所述SAR-ADC单元量化结果的最高位并生成对应的控制信号CTL;CTL一方面发送到选通电路,实现根据所述SAR-ADC单元量化结果的最高位选通斜坡发生器传输到电路中的斜坡信号数量,进而调整所述SS-ADC单元的重复采样次数;另一方面发送到双向计数器,控制双向计数器的计数过程;以及数据处理单元,其包括平均电路和减法电路;所述平均电路用于计算并输出低M位的量化结果;所述减法电路用于计算并输出高N位的量化结果。。来源:百度搜索马克数据网