← 返回列表
一种加速设备、异构计算架构及数据处理方法
摘要文本
本发明公开了一种加速设备、异构计算架构及数据处理方法,涉及数据处理领域,为解决异构计算架构中各个加速设备交互效率低的问题,该加速设备包括:存储模组、至少一个本地光口、与各个本地光口连接的外部路由模组、内部路由模组、计算模组。本发明能够同时进行多个加速设备之间的数据传输,光口的数据传输带宽较高,利用光口进行数据传输可以提高计算任务的协同完成效率。
申请人信息
- 申请人:浪潮电子信息产业股份有限公司
- 申请人地址:250000 山东省济南市高新区草山岭南路801号9层东侧
- 发明人: 浪潮电子信息产业股份有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 一种加速设备、异构计算架构及数据处理方法 |
| 专利类型 | 发明申请 |
| 申请号 | CN202410154212.9 |
| 申请日 | 2024/2/4 |
| 公告号 | CN117687943A |
| 公开日 | 2024/3/12 |
| IPC主分类号 | G06F13/38 |
| 权利人 | 浪潮电子信息产业股份有限公司 |
| 发明人 | 刘伟; 邓子为; 郭巍; 张德闪 |
| 地址 | 山东省济南市高新区浪潮路1036号 |
专利主权项内容
1.一种加速设备,其特征在于,包括:存储模组;至少一个本地光口,各个所述本地光口与各个远端光口连接,所述远端光口为其他加速设备上的光口;与各个所述本地光口连接的外部路由模组,用于接收所述本地光口和/或内部路由模组传输的待处理数据帧,当所述待处理数据帧满足向外转发条件,将基于所述待处理数据帧得到的待输出数据帧输出至对应的本地光口,当所述待处理数据帧满足向内写入条件,将所述待处理数据帧输出至所述内部路由模组;所述内部路由模组,用于将所述待处理数据帧中的待计算数据写入所述存储模组并生成第一触发指令,当接收到转发指令,从所述存储模组中读取与所述转发指令对应的结果数据,将基于所述结果数据得到的待处理数据帧传输至所述外部路由模组;计算模组,用于基于目标触发指令对所述存储模组中的待计算数据进行计算,得到结果数据后写入所述存储模组,并生成所述转发指令,所述目标触发指令为所述第一触发指令或主机基于当前计算任务生成的第二触发指令。