← 返回列表
芯片布局优化方法、装置、计算机设备及存储介质
摘要文本
本发明涉及集成电路技术领域,公开了一种芯片布局优化方法、装置、计算机设备及存储介质,该方法包括:在完成多个基础模块中的每个基础模块的布局之后,对每个基础模块进行拥塞分析;在第一基础模块的拥塞区域是由多引脚逻辑单元引起的情况下,以禁用多引脚逻辑单元为条件,重新确定第一基础模块的多个逻辑单元,第一基础模块为多个基础模块中存在拥塞区域的基础模块,多引脚逻辑单元为第一基础模块的多个逻辑单元中引脚数量大于预设引脚数量的逻辑单元;基于重新确定的第一基础模块的多个逻辑单元,更新第一基础模块的布局,以使第一基础模块的拥塞程度小于预设拥塞程度。本发明能够更有效的解决由于多引脚逻辑单元引起的拥塞问题。
申请人信息
- 申请人:山东云海国创云计算装备产业创新中心有限公司
- 申请人地址:250102 山东省济南市高新区港西路2177号港盛大厦4层401室
- 发明人: 山东云海国创云计算装备产业创新中心有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 芯片布局优化方法、装置、计算机设备及存储介质 |
| 专利类型 | 发明申请 |
| 申请号 | CN202410147365.0 |
| 申请日 | 2024/2/2 |
| 公告号 | CN117688894A |
| 公开日 | 2024/3/12 |
| IPC主分类号 | G06F30/392 |
| 权利人 | 山东云海国创云计算装备产业创新中心有限公司 |
| 发明人 | 张恒清; 曾昭贵; 高旭 |
| 地址 | 山东省济南市自由贸易试验区济南片区浪潮路1036号浪潮科技园S01楼35层 |
专利主权项内容
1.一种芯片布局优化方法,其特征在于,所述方法包括:在完成多个基础模块中的每个基础模块的布局之后,对所述每个基础模块进行拥塞分析,其中,所述基础模块为芯片上的基础模块,所述基础模块包括多个逻辑单元;在第一基础模块的拥塞区域是由多引脚逻辑单元引起的情况下,以禁用所述多引脚逻辑单元为条件,重新确定所述第一基础模块的多个逻辑单元,其中,所述第一基础模块为所述多个基础模块中存在拥塞区域的基础模块,所述多引脚逻辑单元为所述第一基础模块的多个逻辑单元中引脚数量大于预设引脚数量的逻辑单元;基于重新确定的所述第一基础模块的多个逻辑单元,更新所述第一基础模块的布局,以使所述第一基础模块的拥塞程度小于预设拥塞程度。