← 返回列表

一种IC设计的优化方法及系统

申请号: CN202310658593.X
申请人: 上海合见工业软件集团有限公司
更新日期: 2026-03-09

专利详细信息

项目 内容
专利名称 一种IC设计的优化方法及系统
专利类型 发明申请
申请号 CN202310658593.X
申请日 2023/6/5
公告号 CN117634379A
公开日 2024/3/1
IPC主分类号 G06F30/34
权利人 上海合见工业软件集团有限公司
发明人 池京轩; 曹炯; 李诚
地址 上海市浦东新区中国(上海)自由贸易试验区张东路1158号、丹桂路1059号2幢305-7室

摘要文本

上海合见工业软件集团有限公司获取“一种透气窗帘布”专利技术,本发明涉及电子设计自动化技术领域,特别是涉及一种IC设计的优化方法及系统,S100,识别IC设计中的目标电路单元G和时序单元S;S200,识别目标电路单元G中由UCg到Qg的时序弧arcUC‑>Q,当arcUC‑>Q满足函数单调性时,通过时钟转换法对目标电路单元G的Eng的控制信号和时钟信号clock in分开处理,得到处理器后的IC设计;S300,识别处理后的IC设计中的时序单元R,通过时钟重建法将时序单元R替换为功能等价的时钟模型EMU得到优化的IC设计。通过时钟重建法结合时钟转换法不仅能够解决毛刺问题,而且时钟转换法还能够消除使用时钟重建法导致循环电路造成物理结构的损坏的问题。

专利主权项内容

1.一种IC设计的优化方法,其特征在于,所述方法包括:S100,识别IC设计中的目标电路单元G和时序单元S,其中包括识别G的控制端En、时钟输入端UC和输出端Q,S的时钟输入端UC;时钟信号clock in接入UC,用于驱动G通过Q输出生成时钟;所述生成时钟接入UC,用于驱动时序单元S;gggSggSS200,识别目标电路单元G中由UC到Q的时序弧arc,当arc满足函数单调性时,通过时钟转换法对目标电路单元G的En的控制信号和时钟信号clock in分开处理,得到处理器后的IC设计;其中时钟转换法包括:断开Q与UC的连接,并将时钟信号clockin接入UC、将Q接入S的使能端En;ggUC->QUC->QggSSgSS300,识别处理后的IC设计中的时序单元R,通过时钟重建法将时序单元R替换为功能等价的时钟模型EMU得到优化的IC设计;其中时钟重建法包括:增加主控时钟,将主控时钟接入EMU的时钟输入端MC,将R的用户时钟信号C接入EMU的用户使能端EC。EMUREMU (来自 马克数据网)