← 返回列表

高频分立滤波器的电路设计方法、系统、设备和存储介质

申请号: CN202311690783.6
申请人: 曲阜师范大学
更新日期: 2026-03-09

专利详细信息

项目 内容
专利名称 高频分立滤波器的电路设计方法、系统、设备和存储介质
专利类型 发明申请
申请号 CN202311690783.6
申请日 2023/12/11
公告号 CN117688901A
公开日 2024/3/12
IPC主分类号 G06F30/398
权利人 曲阜师范大学
发明人 高鹏; 于涛
地址 山东省济宁市曲阜市静轩西路57号曲阜师范大学

摘要文本

本发明涉及滤波器的电路设计技术领域,具体为高频分立滤波器的电路设计方法、系统、设备和存储介质,还电路设计方法,通过获取滤波器中性能指标最优的电路拓扑结构作为初始滤波器电路,并将初始滤波器电路中所有谐振器的几何参数作为状态空间进行强化学习,根据当前轮次输出的调整策略对优化滤波器电路的电路拓扑结构进行更新,并选取频带交并比、插入损耗、以及频带交并比和插入损耗的加权值均超过阈值的对应滤波器电路,作为最终的更新滤波器电路,该设计方法实现了高频滤波器电路的优化设计,并能使高频滤波器电路的插入损耗更低、频带交并比更高、通信速度更快,设计周期更短、成本更低。

专利主权项内容

1.一种高频分立滤波器的电路设计方法,其特征在于,包括如下操作:S1、获取高频滤波器的初始电路拓扑结构集,所述初始电路拓扑结构集经性能筛选处理,得到初始滤波器电路;S2、将所述初始滤波器电路中,所有谐振器的几何参数作为状态空间,所述状态空间经特征提取后,进行强化学习处理,得到调整策略;基于所述调整策略,得到优化滤波器电路;S3、判断所述优化滤波器电路的频带交并比、插入损耗、以及频带交并比和插入损耗的加权值,是否分别超过第一阈值、第二阈值和第三阈值;若所述频带交并比、插入损耗、以及频带交并比和插入损耗的加权值中的任意一项未超对应阈值,所述优化滤波器电路执行S2中的操作;若所述频带交并比、插入损耗、以及频带交并比和插入损耗的加权值均超过对应阈值,执行S4;S4、输出所述优化滤波器电路,作为更新滤波器电路。