← 返回列表

多FPGA芯片间可靠传输的通信方法

申请号: CN202311631643.1
申请人: 智绘微电子科技(南京)有限公司
更新日期: 2026-03-09

专利详细信息

项目 内容
专利名称 多FPGA芯片间可靠传输的通信方法
专利类型 发明申请
申请号 CN202311631643.1
申请日 2023/11/30
公告号 CN117708037A
公开日 2024/3/15
IPC主分类号 G06F15/173
权利人 智绘微电子科技(南京)有限公司
发明人 钱家祥; 石小刚
地址 江苏省南京市江宁区联域路3号1幢501、502、503、504室(江宁高新园)

摘要文本

本发明公开了一种多FPGA芯片间可靠传输的通信方法,所述方法包括如下步骤:S1.选择分割点,将目标设计分割放在多个FPGA芯片中,分割后的模块分别为第N‑1模块至第N模块,其中N大于等于2;S2.当第N‑1模块向第N模块传输数据时,在FN‑1芯片中,第N‑1模块将数据传输到一个FIFO缓冲区中,FIFO传输数据到FN‑1的TX发送模块,FN‑1的TX发送模块向位于FN芯片中的RX接收模块传输数据,FN芯片中的RX接收模块将数据传输第N模块。本发明能够实现多个FPGA芯片间的数据可靠传输通信。

专利主权项内容

1.一种多FPGA芯片间可靠传输的通信方法,其特征在于,包括以下步骤:S1.选择分割点,将目标设计分割放在多个FPGA芯片中,分割后的模块分别为第N-1模块至第N模块,其中N大于等于2;S2.当第N-1模块向第N模块传输数据时,在F芯片中,第N-1模块将数据传输到一个FIFO缓冲区中,FIFO传输数据到F的TX发送模块,F的TX发送模块向位于F芯片中的RX接收模块传输数据,F芯片中的RX接收模块将数据传输第N模块;N-1N-1N-1NN当第N模块向第N-1模块传输数据时,在F芯片中,第N模块将数据传输到一个FIFO缓冲区中,FIFO传输数据到F的TX发送模块,F的TX发送模块向位于F芯片中的RX接收模块传输数据,F芯片中的RX接收模块将数据传输到第N-1模块。NNNN-1N-1