← 返回列表

用于逐次逼近式的模拟-数字转换器的逻辑控制电路及应用

申请号: CN202311792243.9
申请人: 江苏帝奥微电子股份有限公司
更新日期: 2026-03-10

专利详细信息

项目 内容
专利名称 用于逐次逼近式的模拟-数字转换器的逻辑控制电路及应用
专利类型 发明申请
申请号 CN202311792243.9
申请日 2023/12/22
公告号 CN117749191A
公开日 2024/3/22
IPC主分类号 H03M1/46
权利人 江苏帝奥微电子股份有限公司
发明人 管锐; 付美俊; 靳瑞英
地址 江苏省南通市崇州大道60号南通创新区紫琅科技城8号楼6层

摘要文本

本发明公开了一种用于逐次逼近式的模拟‑数字转换器的逻辑控制电路及应用,包括:N+1个移位寄存器依次连接,前N个移位寄存器分别对应连接N个置位信号发生器的使能端,N+1个移位寄存器分别通延迟对应连接N+1个带使能控制和置位功能的D‑触发器的使能端,N个置位信号发生器的输出分别对应连接后N个带使能控制和置位功能的D‑触发器的S端;N+1个移位寄存器的移位端均与逐次逼近式的模拟‑数字转换器中比较器的复位信号连接,N个置位信号发生器的A端、N+1个带使能控制和置位功能的D‑触发器的CK端均与逐次逼近式的模拟‑数字转换器中比较器的比较结果端连接。本发明的逻辑控制电路提升了逐次逼近式模拟‑数字转换器的速度。

专利主权项内容

1.一种用于逐次逼近式的模拟-数字转换器的逻辑控制电路,其特征在于,包括:N个置位信号发生器、N+1个移位寄存器、N+1个延迟以及N+1个带使能控制和置位功能的D-触发器,所述N+1个移位寄存器依次连接,前N个移位寄存器分别对应连接N个置位信号发生器的使能端,N+1个移位寄存器分别通延迟对应连接N+1个带使能控制和置位功能的D-触发器的使能端,N个置位信号发生器的输出分别对应连接后N个带使能控制和置位功能的D-触发器的S端;所述N+1个移位寄存器的移位端均与逐次逼近式的模拟-数字转换器中比较器的复位信号连接,所述N个置位信号发生器的A端、N+1个带使能控制和置位功能的D-触发器的CK端均与逐次逼近式的模拟-数字转换器中比较器的比较结果端连接。