使用GPIO模拟单线UART串口的方法、装置、设备及存储介质
申请人信息
- 申请人:广东保伦电子股份有限公司
- 申请人地址:510000 广东省广州市番禺区石碁镇南荔东路56号
- 发明人: 广东保伦电子股份有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 使用GPIO模拟单线UART串口的方法、装置、设备及存储介质 |
| 专利类型 | 发明申请 |
| 申请号 | CN202410033087.6 |
| 申请日 | 2024/1/10 |
| 公告号 | CN117539819A |
| 公开日 | 2024/2/9 |
| IPC主分类号 | G06F13/42 |
| 权利人 | 广东保伦电子股份有限公司 |
| 发明人 | 梁嘉浩; 阮胜林; 林弟; 明德; 詹楚伟 |
| 地址 | 广东省广州市番禺区石碁镇南荔东路56号 |
摘要文本
本发明公开了一种使用GPIO模拟单线UART串口的方法、装置、嵌入式设备以及计算可读存储介质,包括:获取引脚号和波特率;将原始数据存入TXFIFO;从TXFIFO提取原始数据,组装开始位和结束位,发送数据帧;接收数据帧,取出原始数据存入RXFIFO;从RXFIFO提取原始数据。本发明能够实现单个GPIO引脚模拟单线UART串口,进而实现UART串口半双工通信,可在不加入UART拓展器的情况下利用GPIO引脚大幅增加UART串口的数量,有助于降低软件开发和硬件布线的复杂性,并且能够减少硬件成本。。关注微信公众号专利查询网
专利主权项内容
1.一种使用GPIO模拟单线UART串口的方法,其特征在于,包括:预配置步骤:获取引脚号和波特率,根据波特率设置TX定时器和RX定时器的周期;将引脚号所对应的引脚设置为输入状态,引脚空闲时默认设置为高电平;数据装载步骤:将需要发送的原始数据存入TXFIFO存储器,单个原始数据为8bit数据;发送控制步骤:当引脚处于输入状态且TXFIFO存储器中存有原始数据,判断引脚是否正在接收数据,若否,则将引脚设置为输出状态,启动TX定时器任务,包括:从TXFIFO存储器提取原始数据,为原始数据组装开始位和结束位,开始位的值为0,结束位的值为1,以获得符合UART通信协议的10bit的数据帧,按照从低位到高位的顺序实现数据帧的每个bit的传输,传输数据帧的每个bit时,根据该bit的值设置引脚的电平,通过TX定时器控制该电平的持续时间;当TXFIFO存储器中所有的原始数据发送完毕,将引脚设置为输入状态;接收控制步骤:当引脚处于输入状态且侦听到引脚的下降沿中断,开启RX定时器任务,包括:基于RX定时器,读取引脚连续10个周期的电平,以实现10bit数据的读取,判断读取到的10bit数据是否为符合UART通信协议的数据帧,若是,则从数据帧中取出对应的原始数据存入RXFIFO存储器,若否,则将10bit数据丢弃;数据获取步骤:从RXFIFO存储器中提取原始数据。