← 返回列表

基于MVP架构的GPU模拟器中高速缓存器存储架构

申请号: CN202410044930.0
申请人: 深圳中微电科技有限公司
更新日期: 2026-03-17

专利详细信息

项目 内容
专利名称 基于MVP架构的GPU模拟器中高速缓存器存储架构
专利类型 发明申请
申请号 CN202410044930.0
申请日 2024/1/12
公告号 CN117555824A
公开日 2024/2/13
IPC主分类号 G06F12/0877
权利人 深圳中微电科技有限公司
发明人 黄梓衔; 刘永刚; 方冲; 胡子豪
地址 广东省深圳市南山区粤海街道高新区社区高新南六道8号航盛科技大厦14层

摘要文本

本发明公开了一种基于MVP架构的GPU模拟器中高速缓存器存储架构,高速缓存器存储架构为多级结构,所述GPU模拟器中的一级缓存位于单流水线处理单元中并且由所述单流水线处理单元独占,二级缓存位于所述GPU模拟器芯片中并被各图像处理线程共享。各缓存之间直接通过端口传输,所述二级缓存与主存之间通过总线互联。本发明高速缓存器存储架构实现了灵活的多级缓存机制,增添更多可支持配置的高速缓存器逻辑,实现同时执行线程的访存合并,以此减少产生的访存请求,优化并加速访存过程,从而提高了GPU模拟器访问内存的性能。 详见官网:

专利主权项内容

1.一种基于MVP架构的GPU模拟器中高速缓存器存储架构,其特征在于,所述高速缓存器存储架构为多级结构,所述GPU模拟器中的一级缓存位于单流水线处理单元中并且由所述单流水线处理单元独占,二级缓存位于所述GPU模拟器芯片中并被各图像处理线程共享。。() (来 自 马 克 数 据 网)