← 返回列表

工作方法、控制芯片及控制系统

申请号: CN202410132424.7
申请人: 深圳市晶准通信技术有限公司
更新日期: 2026-03-17

专利详细信息

项目 内容
专利名称 工作方法、控制芯片及控制系统
专利类型 发明申请
申请号 CN202410132424.7
申请日 2024/1/31
公告号 CN117785733A
公开日 2024/3/29
IPC主分类号 G06F12/02
权利人 深圳市晶准通信技术有限公司
发明人 刘石生; 陈华康
地址 广东省深圳市南山区南头街道莲城社区深南大道10128号南山软件园A808

摘要文本

本申请公开了一种工作方法、控制芯片及控制系统。其中,工作方法包括:数据写入、地址位判定、逻辑电平的判定和存储器单元的选择、逻辑数据的保存、逻辑数据的写入和读出、逻辑电平的判定和数据输出路径的选择、逻辑数据的输出和数据回读。本申请旨在使得波束控制芯片实现相控阵架构的多样化功能和可重构化功能。 来源:百度马 克 数据网

专利主权项内容

1.一种工作方法,其特征在于,所述工作方法包括:数据写入,SPI输入模块中M位移位寄存器的前N位写入第二地址位,后(M-N)位写入逻辑数据;地址位判定,判定SPI输入模块中前N位的第二地址位与芯片地址电路的N位第一地址位是否相同;若相同,则进行下一步骤;若不同,则进入待机状态;逻辑电平的判定和存储器单元的选择,控制第一存储选择开关进行逻辑电平的判定和存储器单元的选择;逻辑数据的保存,控制输入的逻辑数据一级一级分别保存在存储器模块的存储器单元中;逻辑数据的写入和读出,存储器模块中的第四寄存器组、第五寄存器组和第六寄存器组写入和读出存储器单元中的逻辑数据;逻辑电平的判定和数据输出路径的选择,控制第二存储选择开关进行逻辑电平的判定和数据输出路径的选择;逻辑数据的输出,第一输出驱动输出从第四寄存器组或第五寄存器组中读出的逻辑数据,第二输出驱动输出从第六寄存器组中读出的逻辑数据;数据回读,SPI输出模块输出从第四寄存器组或第五寄存器组或第六寄存器组中读出的逻辑数据和第二地址位;读写使能端WR为第一存储选择开关或第二存储选择开关的读写使能端;其中,M、N均为正整数且M大于N。