← 返回列表

一种消除过冲电路

申请号: CN202410066224.6
申请人: 深圳安森德半导体有限公司
更新日期: 2026-03-17

专利详细信息

项目 内容
专利名称 一种消除过冲电路
专利类型 发明申请
申请号 CN202410066224.6
申请日 2024/1/17
公告号 CN117595637A
公开日 2024/2/23
IPC主分类号 H02M1/32
权利人 深圳安森德半导体有限公司
发明人 陈兵; 赵江峰; 田园农
地址 广东省深圳市南山区西丽街道松坪山社区高新北六道27号兰光科技大楼C203L

摘要文本

本发明公开了一种消除过冲电路,包括:可变参考电压生成器、第一时钟模块和第一输入电源,可变参考电压生成器连接第一运算放大器的正输入端;第一运算放大器的输出端连接第二运算放大器的正输入端,第二运算放大器的输出端连接第一逻辑控制模块;第一时钟模块连接第一逻辑控制模块;第一逻辑控制模块另一端连接第一mos管的栅极;第一输入电源连接第一mos管的漏极,第一mos管的源极分别连接第一激光二极管和第一二极管的阴极;第一二极管的阳极接地,第一激光二极管另一端连接第一电容;第一电容另一端接地。还公开了一种消除过冲电路,去除了可变参考电压生成器,增加了Vout判断模块及第二时钟模块。两种方法均解决了输出电压在上升阶段过冲的问题。 来源:百度搜索专利查询网

专利主权项内容

1.一种消除过冲电路,其特征在于,包括:可变参考电压生成器、第一时钟模块和第一输入电源(Vin1),可变参考电压生成器连接第一运算放大器(U1)的正输入端;所述第一运算放大器(U1)的输出端连接第二运算放大器(U2)的正输入端,所述第二运算放大器(U2)的输出端连接第一逻辑控制模块;第一时钟模块(clock1)连接第一逻辑控制模块;所述第一逻辑控制模块另一端连接第一mos管(M1)的栅极;所述第一输入电源(Vin1)连接所述第一mos管(M1)的漏极,所述第一mos管(M1)的源极分别连接第一激光二极管(L1)和第一二极管(D1)的阴极;所述第一二极管(D1)的阳极接地,所述第一激光二极管(L1)另一端连接第一电容(C0);所述第一电容(C0)另一端接地,所述第一电容(C0)并联有第一电阻(R1)和第二电阻(R2);所述第一电阻(R1)和第二电阻(R2)串联,所述第一电阻(R1)和第二电阻(R2)并联有第一负载(ILoad1);所述第一电阻(R1)还连接所述第一运算放大器(U1)的负输入端。