← 返回列表

阵列基板和电子纸显示面板

申请号: CN202410011960.1
申请人: 惠科股份有限公司
更新日期: 2026-03-17

专利详细信息

项目 内容
专利名称 阵列基板和电子纸显示面板
专利类型 发明申请
申请号 CN202410011960.1
申请日 2024/1/4
公告号 CN117518673A
公开日 2024/2/6
IPC主分类号 G02F1/1676
权利人 惠科股份有限公司
发明人 曹军红; 谢俊烽
地址 广东省深圳市宝安区石岩街道石龙社区工业二路1号惠科工业园厂房1栋一层至三层、五至七层, 6栋七层

摘要文本

本申请公开了一种阵列基板和电子纸显示面板,包括衬底、第一金属层、第一绝缘层、第二金属层、第二绝缘层和像素电极层,还包括主共电极组和主漏极组,像素电极层与主漏极组连接;主共电极组包括多个主共电极块和主共电极连接线;多个主共电极块间隔设置,主共电极连接线的两端连接相邻的两个主共电极块;主漏极组包括多个主漏极块和主漏极连接线,多个主漏极块间隔设置,主漏极连接线的两端连接相邻的两个主漏极块;主共电极块在衬底上的正投影和主漏极块在衬底上的正投影重叠,以形成存储电容。通过上述设计,使得存储电容可以被修复,而不影响电子纸显示面板的正常显示。

专利主权项内容

1.一种阵列基板,用于电子纸显示面板,所述阵列基板包括衬底,以及依次设置在所述衬底上的第一金属层、第一绝缘层、第二金属层、第二绝缘层和像素电极层,其特征在于,所述阵列基板还包括主共电极组和主漏极组,所述主共电极组位于所述第一金属层中或者位于所述第二金属层中,所述主漏极组位于所述第一金属层中或者位于所述第二金属层中,所述主共电极组和所述主漏极组相对设置,且不同层;所述像素电极层与所述主漏极组连接;所述主共电极组包括多个主共电极块和主共电极连接线;多个所述主共电极块间隔设置,所述主共电极连接线的两端连接相邻的两个所述主共电极块;所述主漏极组包括多个主漏极块和主漏极连接线,多个所述主漏极块间隔设置,所述主漏极连接线的两端连接相邻的两个所述主漏极块;所述主共电极块在所述衬底上的正投影和所述主漏极块在所述衬底上的正投影重叠,以形成存储电容。