← 返回列表

核间运行中断程序的方法、装置、芯片、设备及介质

申请号: CN202311452131.9
申请人: 北京智芯微电子科技有限公司
申请日期: 2023/11/2

摘要文本

本公开实施例公开了核间运行中断程序的方法、装置、芯片、设备及介质,该方法包括:响应于第一处理核的当前运行状态为中断嵌套状态,确定第一处理核上中断程序的运行状态;响应于第一处理核上高优先级的第一中断程序正在运行、低优先级的第二中断程序暂停运行,且第一中断程序的已运行时长大于或等于预设时长阈值,在多个处理核中确定出当前运行状态为空闲状态的第二处理核;控制第二处理核和第一处理核以预设时长轮询运行第二中断程序直至结束。本公开技术方案通过在核间轮询运行低优先级中断程序的方式来提高中断程序的处理效率,从而提高了CPU的程序处理效率。 关注公众号专利查询网

专利详细信息

项目 内容
专利名称 核间运行中断程序的方法、装置、芯片、设备及介质
专利类型 发明申请
申请号 CN202311452131.9
申请日 2023/11/2
公告号 CN117492994A
公开日 2024/2/2
IPC主分类号 G06F9/50
权利人 北京智芯微电子科技有限公司
发明人 赵东艳; 刘畅; 李德建; 牛彬; 谭浪; 黎金旺
地址 北京市海淀区西小口路66号中关村东升科技园A区3号楼

专利主权项内容

1.一种核间运行中断程序的方法,其特征在于,所述方法应用于包括多个处理核的处理器,所述方法包括:响应于第一处理核的当前运行状态为中断嵌套状态,确定所述第一处理核上中断程序的运行状态;响应于所述第一处理核上高优先级的第一中断程序正在运行、低优先级的第二中断程序暂停运行,且所述第一中断程序的已运行时长大于或等于预设时长阈值,在所述多个处理核中确定出当前运行状态为空闲状态的第二处理核;控制所述第二处理核和所述第一处理核以预设时长轮询运行所述第二中断程序,直至所述第二中断程序运行结束。