← 返回列表
基于JTAG的星载SRAM型FPGA加载配置系统
摘要文本
本发明公开一种基于JTAG的星载SRAM型FPGA加载配置系统,包括,反熔丝FPGA及若干个SRAM型FPGA;其中所述SRAM型FPGA的JTAG接口通过第一总线隔离驱动芯片呈菊花链连接;所述反熔丝FPGA的JTAG接口通过第二总线隔离驱动芯片呈菊花链连接,所述第一总线隔离驱动芯片和第二总线隔离驱动芯片连接;其中所述SRAM型FPGA默认直接通过SelectMAP接口读取配置软件进行加载配置与回读刷新;或者通过反熔丝FPGA的JTAG接口向所述SRAM型FPGA的JTAG接口传输配置软件,将所述SRAM型FPGA的JTAG接口作为冗余加载配置方式使用。
申请人信息
- 申请人:中国科学院国家空间科学中心
- 申请人地址:100190 北京市海淀区中关村南二条1号
- 发明人: 中国科学院国家空间科学中心
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 基于JTAG的星载SRAM型FPGA加载配置系统 |
| 专利类型 | 发明申请 |
| 申请号 | CN202311495312.X |
| 申请日 | 2023/11/10 |
| 公告号 | CN117539826A |
| 公开日 | 2024/2/9 |
| IPC主分类号 | G06F15/78 |
| 权利人 | 中国科学院国家空间科学中心 |
| 发明人 | 周海; 张彪; 卞春江; 冯水春; 李辉; 刘一腾; 牟欢 |
| 地址 | 北京市海淀区中关村南二条1号 |
专利主权项内容
1.基于JTAG的星载SRAM型FPGA加载配置系统,其特征在于,包括:反熔丝FPGA及若干个SRAM型FPGA;其中所述SRAM型FPGA的JTAG接口通过第一总线隔离驱动芯片呈菊花链连接;所述反熔丝FPGA的JTAG接口通过第二总线隔离驱动芯片呈菊花链连接,所述第一总线隔离驱动芯片和第二总线隔离驱动芯片连接;其中所述SRAM型FPGA默认直接通过SelectMAP接口读取配置软件进行加载配置与回读刷新;或者通过反熔丝FPGA的JTAG接口向所述SRAM型FPGA的JTAG接口传输配置软件,将所述SRAM型FPGA的JTAG接口作为冗余加载配置方式使用。