← 返回列表

可重构协处理器、芯片、多核信号处理系统和计算方法

申请号: CN202311606104.2
申请人: 北京智芯微电子科技有限公司
申请日期: 2023/11/28

摘要文本

本公开涉及处理器技术领域,具体涉及一种可重构协处理器、芯片、多核信号处理系统和计算方法。所述可重构协处理器包括:主控制器模块、重构控制器模块和可重构计算阵列,重构控制器模块包括重构控制器和至少一个子算法模块,可重构计算阵列包括一个或多个可重构计算单元,可重构计算单元包括多个计算资源,其中:重构控制器分割指定神经网络计算对应的数据流图,获得多个子计算流图,根据所述多个子计算流图,确定用于计算所述多个子计算流图的计算核的种类,为每种计算核激活对应的子计算模块,所述子计算模块根据相应计算核,配置相应的可重构计算单元中计算资源的互联方式。本公开通过重复使用一致的计算核可减少可重构计算阵列的配置消耗。

专利详细信息

项目 内容
专利名称 可重构协处理器、芯片、多核信号处理系统和计算方法
专利类型 发明申请
申请号 CN202311606104.2
申请日 2023/11/28
公告号 CN117573607A
公开日 2024/2/20
IPC主分类号 G06F15/78
权利人 北京智芯微电子科技有限公司
发明人 杨伯宽; 赵东艳; 郑哲; 崔文朋; 刘敬华; 熊艳伟; 刘瑞; 袁福生; 王连忠; 龚向锋; 池颖英; 田志仲; 张桂庆; 蔡雨露
地址 北京市海淀区西小口路66号中关村东升科技园A区3号楼

专利主权项内容

1.一种可重构协处理器,其特征在于,所述可重构协处理器包括:主控制器模块、重构控制器模块和可重构计算阵列,所述重构控制器模块包括重构控制器和至少一个子算法模块,所述可重构计算阵列包括一个或多个可重构计算单元,所述可重构计算单元包括多个计算资源,其中:所述主控制器模块向所述重构控制器发送与指定神经网络计算相对应的配置数据;所述重构控制器通过解析所述配置数据确定所述指定神经网络计算对应的数据流图;所述重构控制器分割所述数据流图,获得多个子计算流图;所述重构控制器根据所述多个子计算流图,确定用于计算所述多个子计算流图的计算核的种类,为每种计算核激活对应的子计算模块,其中,不同计算核对应于所述可重构计算阵列的不同配置;所述子计算模块根据相应计算核,配置相应的可重构计算单元中计算资源的互联方式,以完成所述指定神经网络计算。 数据由马 克 团 队整理