← 返回列表

总线模块的数据处理方法、装置、电子设备和存储介质

申请号: CN202311667267.1
申请人: 摩尔线程智能科技(北京)有限责任公司
申请日期: 2023/12/6

摘要文本

本公开涉及一种总线模块的数据处理方法、装置、电子设备和存储介质。所述方法包括:响应于接收到缓存向总线模块返回的任一数据请求对应的数据,获取所述数据请求对应的起始写入空间的地址,以及所述数据请求对应的起始写入空间的变更次数,其中,所述起始写入空间表示用于计算所述数据请求对应的数据的写入地址的起始空间;根据所述数据携带的偏移量、所述起始写入空间的变更次数和所述起始写入空间的地址,确定所述数据的写入地址,其中,所述写入地址表示用于写入所述数据的空间的地址;将所述数据写入所述写入地址。

专利详细信息

项目 内容
专利名称 总线模块的数据处理方法、装置、电子设备和存储介质
专利类型 发明申请
申请号 CN202311667267.1
申请日 2023/12/6
公告号 CN117472796A
公开日 2024/1/30
IPC主分类号 G06F12/0831
权利人 摩尔线程智能科技(北京)有限责任公司
发明人 请求不公布姓名; 请求不公布姓名
地址 北京市海淀区海淀大街31号2层209

专利主权项内容

1.一种总线模块的数据处理方法,其特征在于,包括:响应于接收到缓存向总线模块返回的任一数据请求对应的数据,获取所述数据请求对应的起始写入空间的地址,以及所述数据请求对应的起始写入空间的变更次数,其中,所述起始写入空间表示用于计算所述数据请求对应的数据的写入地址的起始空间;根据所述数据携带的偏移量、所述起始写入空间的变更次数和所述起始写入空间的地址,确定所述数据的写入地址,其中,所述写入地址表示用于写入所述数据的空间的地址;将所述数据写入所述写入地址。