← 返回列表
基于事件触发的降低FPGA功耗的装置
摘要文本
本发明提供一种基于事件触发的降低FPGA功耗的装置,涉及FPGA技术领域,该装置包括:PMU和多个用于数据处理的功能模块;所述PMU中包括多个门控模块,每个所述门控模块与一个所述功能模块相对应;任一门控模块用于根据前级功能模块输出的写使能信号、所述前级功能模块的FIFO输出的空信号、以及当前功能模块输出的完成信号,输出门控时钟信号至所述当前功能模块以及所述当前功能模块的FIFO的写时钟端,以控制所述当前功能模块的时钟开启或关闭。可实现极限敏感度的休眠‑唤醒,进一步压榨功耗下限,并且这种休眠‑唤醒不是基于整个FPGA芯片的,而是基于模块的,颗粒度更细,因此低功耗控制更加精细。
申请人信息
- 申请人:北京国科天迅科技股份有限公司
- 申请人地址:100176 北京市大兴区北京经济技术开发区科谷一街8号院6号楼7层701室
- 发明人: 北京国科天迅科技股份有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 基于事件触发的降低FPGA功耗的装置 |
| 专利类型 | 发明申请 |
| 申请号 | CN202311542098.9 |
| 申请日 | 2023/11/17 |
| 公告号 | CN117785297A |
| 公开日 | 2024/3/29 |
| IPC主分类号 | G06F9/4401 |
| 权利人 | 北京国科天迅科技股份有限公司 |
| 发明人 | 王利; 赵维; 赵亚琼; 刘银栋; 沈少辉; 谢刚强; 刘晓娟; 魏江龙 |
| 地址 | 北京市大兴区北京经济技术开发区科谷一街8号院6号楼7层701室 |
专利主权项内容
马 克 数 据 网 1.一种基于事件触发的降低FPGA功耗的装置,其特征在于,包括:PMU和多个用于数据处理的功能模块;其中,所述PMU中包括多个门控模块,每个所述门控模块与一个所述功能模块相对应;任一门控模块用于根据前级功能模块输出的写使能信号、所述前级功能模块的FIFO输出的空信号、以及当前功能模块输出的完成信号,输出门控时钟信号至所述当前功能模块以及所述当前功能模块的FIFO的写时钟端,以控制所述当前功能模块的时钟开启或关闭。