← 返回列表

坐标图像缓存系统

申请号: CN202311718255.7
申请人: 中国科学院长春光学精密机械与物理研究所
申请日期: 2023/12/13

摘要文本

本发明涉及工业自动化技术领域,尤其涉及一种用于极紫外相机的坐标图像缓存系统,包括FPGA模块,以及图像上行/图像下行接口电路和SRAM存储器,其中,图像上行接口电路用于按行读出坐标图像的最小单位上行数据,周期计数器用于计数,图像接收FIFO用于按行缓存最小单位上行数据的坐标位置,SRAM控制权切换器用于切换控制权,图像缓存状态机用于按行上行最小单位上行数据,SRAM存储器用于按行存储坐标图像的最小单位上行数据,图像下行状态机用于按行下行最小单位下行数据,图像下行FIFO用于按行缓存最小单位下行数据,图像下行接口电路用于按行输出最小单位下行数据。本发明可对坐标图像的图像数据同时进行写入和读出。

专利详细信息

项目 内容
专利名称 坐标图像缓存系统
专利类型 发明申请
申请号 CN202311718255.7
申请日 2023/12/13
公告号 CN117649332A
公开日 2024/3/5
IPC主分类号 G06T1/60
权利人 中国科学院长春光学精密机械与物理研究所
发明人 何云丰; 王栋; 闫得杰; 王征; 关海南
地址 吉林省长春市经济技术开发区东南湖大路3888号

专利主权项内容

1.一种用于极紫外相机的坐标图像缓存系统,其特征在于,包括FPGA模块,以及在所述FPGA模块上扩展的图像上行接口电路、图像下行接口电路和SRAM存储器,所述FPGA模块包括控制器、图像接收FIFO、图像下行FIFO、周期计数器、时钟计数器、SRAM控制权切换器、图像缓存状态机和图像下行状态机,其中,所述控制器用于控制所述图像接收FIFO、所述图像下行FIFO、所述周期计数器、所述时钟计数器、所述SRAM控制权切换器、所述图像缓存状态机、所述图像下行状态机、所述图像上行接口电路、所述图像下行接口电路和所述SRAM存储器;所述时钟计数器用于根据所述控制器发出的置位初始化指令进行计数操作,且当所述时钟计数器的计数值与所述坐标图像的曝光时间相同时重新开始计数,所述周期计数器用于根据所述控制器发出的置位初始化指令进行计数操作,并在达到计数最大值后重新开始计数,所述图像上行接口电路用于按行向所述图像接收FIFO输入所述坐标图像的最小单位上行数据,所述图像接收FIFO用于按行缓存所述最小单位上行数据的坐标位置,所述SRAM控制权切换器用于根据所述周期计数器的计数范围切换所述图像缓存状态机或所述图像下行状态机的控制权,所述图像缓存状态机用于按位读出所述最小单位上行数据的坐标位置在所述SRAM存储器的上行区的对应位置,所述SRAM存储器的上行区用于按位对应写入所述最小单位上行数据,直至将所述坐标图像全部写入所述SRAM存储器的上行区;所述图像下行状态机用于按行下行所述SRAM存储器的下行区所存储的所述坐标图像的最小单位下行数据,所述图像下行FIFO用于按行缓存所述SRAM存储器的下行区存储的最小单位下行数据,所述图像下行接口电路用于按行输出所述图像下行FIFO缓存的最小单位下行数据。