一种利用FPGA的BCT触发设计方法
摘要文本
本发明涉及一种利用FPGA的BCT触发设计方法,包括:将不同信号源幅度状态数据输入FPGA数据校准模型进行FPGA配置DAC值校准,得到信号源频率测量校准参数;利用信号源频率测量校准参数,对不同信号源幅度状态数据进行信号源幅度调整和信号源幅度带宽,得到不同周期BCT电路增益信号源幅度带宽;利用不同周期BCT电路增益信号源幅度带宽对增益电平进行BCT电路增益监测,并分别获取功率信号源幅度配置DAC值信息;分别将每个功率信号源幅度配置DAC值信息输入FPGA数据校准模型进行FPGA配置DAC值校准,得到功率信号源幅度测量校准参数;利用功率信号源幅度测量校准参数生成触发信号,这种方式就避免了信号处理延时和流水线延时,同时触发判断的准确性依赖于电压比较器的线性度。
申请人信息
- 申请人:成都玖锦科技有限公司
- 申请人地址:610000 四川省成都市中国(四川)自由贸易试验区成都高新区益州大道中段555号1栋2单元21、22层
- 发明人: 成都玖锦科技有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 一种利用FPGA的BCT触发设计方法 |
| 专利类型 | 发明申请 |
| 申请号 | CN202311726479.2 |
| 申请日 | 2023/12/15 |
| 公告号 | CN117709262A |
| 公开日 | 2024/3/15 |
| IPC主分类号 | G06F30/34 |
| 权利人 | 成都玖锦科技有限公司 |
| 发明人 | 周科吉; 邓耀辉; 聂龙华; 黄军; 邹洋; 张跃 |
| 地址 | 四川省成都市中国(四川)自由贸易试验区成都高新区益州大道中段555号1栋2单元21、22层 |
专利主权项内容
1.一种利用FPGA的BCT触发设计方法,其特征在于,包括:采集增益电平的多项式系数,并对所述多项式系数进行信息解析,得到不同信号源幅度状态数据,上位机发送扫频相关的中心频率、分析带宽、参考电平参数;校准软件配置信号源频率、功率参数,将所述不同信号源幅度状态数据输入设定的FPGA数据校准模型进行FPGA配置DAC值校准,得到信号源频率测量校准参数;利用所述信号源频率测量校准参数,对所述不同信号源幅度状态数据进行信号源幅度调整和信号源幅度带宽,得到不同周期BCT电路增益信号源幅度带宽;FPGA读取电压比较器的翻转信号值并跟新相应的标志寄存器,直到上位机读取到标志寄存器的值为1;调整信号源幅度,分别记录不在不同功率从状态下的BCT电路增益,信号源幅度范围为-45dBm~0dBm;根据存储的信号源幅度值和BCT电路增益计算多项式系数a, b, c;将多项式系数的值存储到校准数据库;利用所述不同周期BCT电路增益信号源幅度带宽对所述增益电平进行BCT电路增益监测,并分别获取每个周期BCT电路增益信号源幅度带宽对应的功率信号源幅度配置DAC值信息;分别将每个功率信号源幅度配置DAC值信息输入所述FPGA数据校准模型进行FPGA配置DAC值校准,得到每个周期BCT电路增益信号源幅度带宽对应的功率信号源幅度测量校准参数;利用每个周期BCT电路增益信号源幅度带宽对应的功率信号源幅度测量校准参数生成触发信号,并对所述触发信号进行匹配,得到匹配参数,以及利用所述匹配参数从所述不同周期BCT电路增益信号源幅度带宽中选取所述触发信号最高的目标BCT电路增益信号源幅度带宽。