← 返回列表

一种高频率准确度参考时钟源

申请号: CN202311287213.2
申请人: 成都世源频控技术股份有限公司
申请日期: 2023/10/8

摘要文本

本发明公开了一种高频率准确度参考时钟源,主要用于提高雷达、通信等电子系统与频率准确度相关方面的性能。该参考时钟源包括FPGA控制模块,与FPGA控制模块相连的外部频标信号采集电路,与FPGA控制模块相连的频率输出调整电路,与频率输出调整电路相连并将采集到的信号送入FPGA控制模块进行比较的输出频率采集电路。本发明不需要像传统时钟源通过电阻分压或机械调整等人为修改电路的方式去调整频率准确度,本发明具备自动频率准确度调整的特点,其实现方法简洁,且其具有能比传统高频率准确度的铷钟更高的频率准确度,以及比单个铷钟更小的体积和功耗。

专利详细信息

项目 内容
专利名称 一种高频率准确度参考时钟源
专利类型 发明授权
申请号 CN202311287213.2
申请日 2023/10/8
公告号 CN117032394B
公开日 2024/2/6
IPC主分类号 G06F1/08
权利人 成都世源频控技术股份有限公司
发明人 赵乾坤
地址 四川省成都市武侯区武兴四路166号7栋2单元1层4、5号2、3层4、5、6、7号

专利主权项内容

1.一种高频率准确度参考时钟源,其特征在于,包括FPGA控制模块,与FPGA控制模块相连的外部频标信号采集电路,与FPGA控制模块相连的频率输出调整电路,与频率输出调整电路相连并将采集到的信号送入FPGA控制模块进行比较的输出频率采集电路;所述外部频标信号采集电路包括输入端接入外部频标信号的输入放大器,输入端与输入放大器的输出端相连的第一限幅器,输入端与第一限幅器的输出端相连、一个输出端输出信号至FPGA控制模块的输入功分器,一个支路与输入功分器的另一个输出端相连的单刀双掷开关,以及输入端与单刀双掷开关的公共端相连的第一高速A/D;其中,所述第一高速A/D的输出端与FPGA控制模块相连;单刀双掷开关的另一个支路连接到输出频率采集电路,单刀双掷开关的选择控制端与FPGA控制模块相连;所述输出频率采集电路包括输入端与频率输出调整电路的一个输出端相连的衰减器,输入端与衰减器的输出端相连的第二限幅器,以及输入端与第二限幅器的输出端经单刀双掷开关的公共端相连的第二高速A/D;其中,所述第二高速A/D的输出端与FPGA控制模块相连;其中,所述第一高速A/D、第二高速A/D共用同一个高速A/D;或者所述外部频标信号采集电路包括输入端接入外部频标信号的输入放大器,输入端与输入放大器的输出端相连的第一限幅器,输入端与第一限幅器的输出端相连、一个输出端输出信号至FPGA控制模块的输入功分器,输入端与输入功分器的另一个输出端相连且输出端与FPGA控制模块相连的第一高速A/D;所述输出频率采集电路包括输入端与频率输出调整电路的一个输出端相连的衰减器,输入端与衰减器的输出端相连的第二限幅器,以及输入端与第二限幅器的输出端相连输出端与FPGA控制模块相连的第二高速A/D;所述频率输出调整电路包括输入控制端与FPGA控制模块相连的模数转换器,与模数转换器的输入端相连的电压参考基准源,输入端与模数转换器的输出端相连的低通滤波器,输入端与低通滤波器的输出端相连的压控晶振,输入端与压控晶振的输出端相连的隔离放大器,以及输入端与隔离放大器的输出端相连的输出功分器;其中,输出功分器输出两路参考时钟信号,其中一路作为参考时钟源输出,另一路作为输出频率采集电路的参考时钟输入。。来自马克数据网