← 返回列表

多通道速率均衡的高速链路及其数据传输方法

申请号: CN202311517183.X
申请人: 无锡芯素科技有限公司
申请日期: 2023/11/15

摘要文本

本发明公开一种多通道速率均衡的高速链路及其数据传输方法,高速链路包括第一芯片和第二芯片,第一芯片和第二芯片均包括链路配置控制器以及多个发射端和多个接收端,第一芯片和第二芯片的发射端、接收端形成多个数据传输链路;每个链路支持单独的训练;其中,链路配置控制器包括:使能寄存器、速率寄存器、PCS均衡分包阶段数寄存器、均衡阶段分包配置寄存器以及PCS的通道绑定和均衡控制寄存器。该数据传输方法是基于该高速链路实现。本发明在多通道链路存在某些不良链路的情况下,支持动态速率配置修复,保证多通道链路的传输速率满足要求,降低芯片使用成本。

专利详细信息

项目 内容
专利名称 多通道速率均衡的高速链路及其数据传输方法
专利类型 发明申请
申请号 CN202311517183.X
申请日 2023/11/15
公告号 CN117555597A
公开日 2024/2/13
IPC主分类号 G06F9/30
权利人 无锡芯素科技有限公司
发明人 江涛
地址 江苏省无锡市新吴区净慧西道123号净慧科创园38幢

专利主权项内容

1.一种多通道速率均衡的高速链路,其特征在于,所述高速链路包括第一芯片和第二芯片,所述第一芯片和第二芯片均包括链路配置控制器以及多个发射端和多个接收端,所述第一芯片和第二芯片的发射端、接收端形成多个数据传输链路;每个所述链路支持单独的训练;其中,所述链路配置控制器包括:使能寄存器,用于控制每个所述链路的开关状态;速率寄存器,用于配置每个所述链路的数据传输速率;PCS均衡分包阶段数寄存器,用于标识一个完整数据传输过程中的分包阶段数;均衡阶段分包配置寄存器,用于标识PCS在每个分包阶段是否从对应通道的PMA发送/收取数据包;PCS的通道绑定和均衡控制寄存器,用于开启或关闭所述PCS均衡分包阶段数寄存器和均衡阶段分包配置寄存器。