← 返回列表

基准电压源电路、电压修调校准方法和稳定性补偿方法

申请号: CN202311565599.9
申请人: 苏州大学
申请日期: 2023/11/22

摘要文本

本发明涉及一种基准电压源电路、电压修调校准方法和稳定性补偿方法,电路包括:电流源与三极管的发射极相连得到节点V1,V1与运放的反相输入端相连,三极管的基极和集电极相连后接地;运放的正相输入端与晶体管M5的栅极相连得到节点V2,V2与M5的漏极连接后分别与晶体管M6的栅极和第一MOS模块连接;运放的输出端依次连接有晶体管M3和M4,M3的漏极和M5的源极连接,M4的漏极与M6的源极连接;M6的漏极与第二MOS模块连接。本发明构建了基准电压源电路,并对其进行电压修调校准和稳定性补偿。

专利详细信息

项目 内容
专利名称 基准电压源电路、电压修调校准方法和稳定性补偿方法
专利类型 发明申请
申请号 CN202311565599.9
申请日 2023/11/22
公告号 CN117608354A
公开日 2024/2/27
IPC主分类号 G05F1/567
权利人 苏州大学
发明人 鲁征浩
地址 江苏省苏州市吴江区久泳西路1号

专利主权项内容

1.一种基准电压源电路,其特征在于:包括电流源I、三极管Q和运算放大器OP1,所述电流源I用于为三极管Q和运算放大器OP1提供电流偏置,所述电流源I与三极管Q的发射极相连得到节点V,所述节点V与运算放大器OP1的反相输入端相连,所述三极管Q的基极和集电极相连后接地;B11B11B11111所述运算放大器OP1的正相输入端与晶体管M的栅极相连得到节点V,所述节点V与晶体管M的漏极连接后分别与晶体管M的栅极和第一MOS模块连接;52256所述运算放大器OP1的输出端依次连接有晶体管M和晶体管M,所述晶体管M的漏极和晶体管M的源极连接、晶体管M的源极接电源,所述晶体管M的漏极与晶体管M的源极连接、晶体管M的源极接电源;34353464所述晶体管M的漏极与第二MOS模块连接。6。来自马克数据网