← 返回列表
多通道采集方法、装置、系统、FPGA及采样示波器
摘要文本
本发明公开了一种多通道采集方法、装置、系统、FPGA及采样示波器,涉及采样示波器设计领域,该方法应用于FPGA,包括:获取外部输入的ADC采样的触发信号;在接收到外部处理器发送的采样指令后,根据每次获取的触发信号,配置增量时延,对预设数量的ADC的ADC数据进行预设次数的采样,并将采样得到的ADC数据存储到外部存储器中;在接收到外部处理器的采样读取指令后,将外部存储器中的ADC数据传输到外部处理器;本发明利用FPGA的并行处理能力,能够对多通道的ADC数据进行并行采样,并使每触发一次能够进行多次采样,减小了触发次数,提升了采样效率,降低了测量时间。
申请人信息
- 申请人:苏州联讯仪器股份有限公司
- 申请人地址:215129 江苏省苏州市高新区湘江路1508号5幢
- 发明人: 苏州联讯仪器股份有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 多通道采集方法、装置、系统、FPGA及采样示波器 |
| 专利类型 | 发明申请 |
| 申请号 | CN202311479122.9 |
| 申请日 | 2023/11/8 |
| 公告号 | CN117420342A |
| 公开日 | 2024/1/19 |
| IPC主分类号 | G01R13/02 |
| 权利人 | 苏州联讯仪器股份有限公司 |
| 发明人 | 廉哲; 邱建硕; 陈晓东; 胡海洋 |
| 地址 | 江苏省苏州市高新区湘江路1508号5幢 |
专利主权项内容
1.一种多通道采集方法,其特征在于,应用于FPGA,包括:获取外部输入的ADC采样的触发信号;其中,所述触发信号的频率在ADC采样时钟范围内;在接收到外部处理器发送的采样指令后,根据每次获取的所述触发信号,配置增量时延,对预设数量的ADC的ADC数据进行预设次数的采样,并将采样得到的ADC数据存储到外部存储器中;其中,所述FPGA分别与所述外部处理器和所述外部存储器连接,所述预设数量和所述预设次数均为大于或等于2的正整数;在接收到所述外部处理器的采样读取指令后,将所述外部存储器中的ADC数据传输到所述外部处理器。