← 返回列表

读取等待时间反馈电路、反馈方法

申请号: CN202311726281.4
申请人: 浙江力积存储科技有限公司
申请日期: 2023/12/15

摘要文本

本发明公开一种读取等待时间反馈电路、反馈方法,包括两分频器,对第一和第二时钟信号分频生成两组分频信号对,两移位寄存器,根据两组分频信号对,对指令数据进行锁存,和生成两组时钟指针,两组时钟指针经过延时复制电路反馈,得到对应两组反馈时钟指针;两指令缓存单元,分别以时钟指针地址和反馈时钟指针为输入和输出指针地址还包括:判断触发器,该判断触发器由第二反馈时钟指针的首位进行触发,以第一分频信号或第二分频信号中的一路作为输入,生成判断信号;两个第一选择器,根据所述判断信号,各自响应分频数据信号,以择一选择指令缓存单元输出分频数据信号,在高频工作场景下,延长锁存时间的同时,解决时钟和数据信号不对应的问题。 关注公众号马 克 数 据 网

专利详细信息

项目 内容
专利名称 读取等待时间反馈电路、反馈方法
专利类型 发明授权
申请号 CN202311726281.4
申请日 2023/12/15
公告号 CN117437953B
公开日 2024/3/12
IPC主分类号 G11C11/413
权利人 浙江力积存储科技有限公司
发明人 M·亚历山大; 上官朦朦
地址 浙江省金华市金东区孝顺镇正涵南街1088号13楼1302室

专利主权项内容

1.一种读取等待时间反馈电路,该反馈电路包括:延时锁相回路,该延时锁相回路接收外部信号并放大得到第一时钟信号,再经由延时链输出第二时钟信号后通过第一离线驱动器输出数据时钟信号;第一分频器,第一分频器对所述第一时钟信号分频以得到第一分频信号和第二分频信号,第一移位寄存器根据所述第一、第二分频信号对指令数据进行锁存,以获得分频数据信号;第二分频器,第二分频器对所述第二时钟信号分频以得到第三分频信号和第四分频信号,第二移位寄存器根据所述第三、第四分频信号生成第一时钟指针和第二时钟指针,第一、第二时钟指针都经过第一延时复制电路反馈,得到对应的第一、第二反馈时钟指针;第一指令缓存单元和第二指令缓存单元,第一指令缓存单元分别以所述第一时钟指针和第一反馈时钟指针作为输出和输入指针,第二指令缓存单元分别以所述第二时钟指针和第二反馈时钟指针作为输入和输出指针,其中,还包括:判断触发器,该判断触发器由所述第二反馈时钟指针的首位进行触发,以第一分频信号或第二分频信号中的一路作为输入,生成判断信号;两个第一选择器,每一第一选择器与一个指令缓存单元对应,并根据所述判断信号,各自响应所述分频数据信号,以择一选择第一指令缓存单元或第二指令缓存单元输出分频数据信号。 搜索马 克 数 据 网