飞行器FPGA的比特翻转的处理方法及装置
申请人信息
- 申请人:深圳疆泰科技有限公司
- 申请人地址:518000 广东省深圳市南山区西丽街道西丽社区留仙大道创智云城1标段1栋C座903
- 发明人: 深圳疆泰科技有限公司
专利详细信息
| 项目 | 内容 |
|---|---|
| 专利名称 | 飞行器FPGA的比特翻转的处理方法及装置 |
| 专利类型 | 发明申请 |
| 申请号 | CN202410044881.0 |
| 申请日 | 2024/1/12 |
| 公告号 | CN117555721A |
| 公开日 | 2024/2/13 |
| IPC主分类号 | G06F11/07 |
| 权利人 | 深圳疆泰科技有限公司 |
| 发明人 | 周长军; 杨辉; 隋超; 敬军; 曾德忠 |
| 地址 | 广东省深圳市南山区西丽街道西丽社区留仙大道创智云城1标段1栋C座903 |
摘要文本
本申请实施例公开了一种飞行器FPGA的比特翻转的处理方法及装置,该方法应用于飞行器基站的芯片,芯片包括配置检测模块和异常处理模块;该方法包括:在芯片上电后,从配置存储器加载FPGA的第一配置数据;通过配置检测模块,对配置存储器中的第一配置数据进行两次回读,得到第一数据帧和第二数据帧;当第一校验码和第二校验码相同时,将第一数据帧或第二数据帧作为标准数据帧锁存;按照预设周期,对配置存储器中的第一配置数据进行回读,得到第三数据帧;当第三校验码与标准校验码不同时,通过异常处理模块对配置存储器中的第一配置数据进行异常处理。本申请实施例有利于提高飞行器芯片运行的稳定性。 来源:马 克 团 队
专利主权项内容
1.一种飞行器FPGA的比特翻转的处理方法,其特征在于,所述方法应用于飞行器基站的芯片,所述芯片包括配置检测模块和异常处理模块;所述方法包括:在所述芯片上电后,从配置存储器加载现场可编程逻辑门阵列FPGA的第一配置数据;通过所述配置检测模块,对所述配置存储器中的所述第一配置数据进行两次回读,得到第一数据帧和第二数据帧,所述第一数据帧包括第一信息码和第一校验码,所述第二数据帧包括第二信息码和第二校验码;当所述第一校验码和所述第二校验码相同时,将所述第一数据帧或所述第二数据帧作为标准数据帧,通过锁存器将所述标准数据帧锁存,所述标准数据帧包括标准信息码和标准校验码,所述标准信息码为所述第一信息码或所述第二信息码,所述标准校验码为所述第一校验码或所述第二校验码;按照预设周期,对所述配置存储器中的所述第一配置数据进行回读,得到第三数据帧,所述第三数据帧包括第三信息码和第三校验码;当所述第三校验码与所述标准校验码不同时,获取与所述第三数据帧对应的异常处理策略,通过所述异常处理模块对所述配置存储器中的所述第一配置数据进行异常处理。 微信公众号马克数据网