← 返回列表

一种检测装置和芯片

申请号: CN202410045093.3
申请人: 深圳市纽创信安科技开发有限公司
更新日期: 2026-03-17

专利详细信息

项目 内容
专利名称 一种检测装置和芯片
专利类型 发明授权
申请号 CN202410045093.3
申请日 2024/1/12
公告号 CN117560232B
公开日 2024/4/2
IPC主分类号 H04L9/40
权利人 深圳市纽创信安科技开发有限公司
发明人 邹双潞; 首南青; 陈强; 马博; 朱凯
地址 广东省深圳市南山区粤海街道高新区社区高新南九道10号深圳湾科技生态园10栋B2301、2304、2305、2306

摘要文本

本申请公开了一种检测装置和芯片,检测装置设置在芯片的待检测区域,待检测区域设置有以第一序列为初始序列,按照第一序列变换规则进行变换的模块,检测装置包括:异变检测电路,异变检测电路与时钟端口连接,用于接收时钟端口输出的时钟信号,在时钟信号发生变化的情况下,以第二序列为初始序列,按照第二序列变换规则进行变换,并在至少一个观测点输出实际输出序列;若实际输出序列与观测点对应的参考输出序列之间不满足预设关联关系,得到芯片存在异常的检测结果;其中,第一序列和第二序列对应同一时钟信号,第一序列变换规则与第二序列变换规则不同。

专利主权项内容

1.一种检测装置,其特征在于,所述检测装置设置在芯片的待检测区域,所述待检测区域设置有以第一序列为初始序列,按照第一序列变换规则进行变换的模块,所述检测装置包括:异变检测电路,其中,所述异变检测电路与时钟端口连接,用于接收所述时钟端口输出的时钟信号,在时钟信号发生变化的情况下,以第二序列为初始序列,按照第二序列变换规则进行变换,并在至少一个观测点输出实际输出序列;其中,所述第一序列和所述第二序列对应同一时钟信号,所述第一序列变换规则与所述第二序列变换规则不同;获得所述观测点下所述模块的实际输出序列和所述异变检测电路的实际输出序列;若所述模块的实际输出序列与所述异变检测电路的实际输出序列之间不满足预设对应关系,得到所述芯片存在异常的检测结果;其中,所述预设对应关系为,所述模块的期望输出序列集合中的期望输出序列与所述异变检测电路的期望输出序列集合中期望输出序列之间,具有一一对应关系。 百度搜索马 克 数 据 网