← 返回列表

指令集处理系统、方法及电子设备

申请号: CN202410089039.9
申请人: 合芯科技(苏州)有限公司; 合芯科技有限公司
更新日期: 2026-03-20

专利详细信息

项目 内容
专利名称 指令集处理系统、方法及电子设备
专利类型 发明申请
申请号 CN202410089039.9
申请日 2024/1/23
公告号 CN117608667A
公开日 2024/2/27
IPC主分类号 G06F9/38
权利人 合芯科技(苏州)有限公司; 合芯科技有限公司
发明人 王俊卿; 涂冰; 刘恒
地址 江苏省苏州市高新区科技城学森路9号; 广东省广州市黄埔区瑞吉二街45号101、301房

摘要文本

。本申请提供一种指令集处理系统、方法及电子设备,该指令集处理系统包括:内核单元,用于支持处理精简指令集计算机架构下的指令集格式;一致性网络网格互联总线,用于支持处理ARM架构下的指令集格式;指令集处理单元,设置于内核单元和一致性网络网格互联总线之间,用于对接收到内核单元下发的第一指令集提供指令集处理功能,以将第一指令集格式转换为一致性网络网格互联总线支持处理的指令集格式,其中,指令集处理功能包括如下至少之一 : 非缓存一致性存储、非缓存一致性读数据、无效高速缓存地址转换条目、数据同步。可以实现兼容CPU不同架构下的支持不同指令集部件。

专利主权项内容

1.一种指令集处理系统,其特征在于,所述指令集处理系统包括:内核单元,用于支持处理精简指令集计算机架构下的指令集格式;一致性网络网格互联总线,用于支持处理ARM架构下的指令集格式;指令集处理单元,设置于所述内核单元和所述一致性网络网格互联总线之间,用于对接收到所述内核单元下发的第一指令集提供指令集处理功能,以将所述第一指令集格式转换为所述一致性网络网格互联总线支持处理的指令集格式,其中,所述指令集处理功能包括如下至少之一 : 非缓存一致性存储、非缓存一致性读数据、无效高速缓存地址转换条目、数据同步。